[实用新型]一种瑞利信道下双边多径时延展宽检测装置有效

专利信息
申请号: 201020637274.9 申请日: 2010-12-02
公开(公告)号: CN201854288U 公开(公告)日: 2011-06-01
发明(设计)人: 隋占菊;刘丽哲;郝清涛 申请(专利权)人: 中国电子科技集团公司第五十四研究所
主分类号: H04B17/00 分类号: H04B17/00
代理公司: 暂无信息 代理人: 暂无信息
地址: 050081 河北省石家庄*** 国省代码: 河北;13
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 瑞利 信道 双边 多径时 延展 检测 装置
【说明书】:

技术领域

本实用新型涉及通信领域中的一种瑞利信道下双边多径时延展宽检测装置,特别适用于瑞利信道下双边多径时延展宽检测。

背景技术

多径延时是由于信号通过不同的路径传播而引起的。它也是产生频率选择性衰落的原因。当不同路径传输的信号的时延差与所传输的基带信号码元宽度或信号带宽的倒数接近同一数量级时,多径传输对接收信号的影响不仅表现为时间选择性衰落和频散特性,而且还表现为多径时散和频率选择性衰落。前者造成符号间干扰,使传输速率受到很大限制;后者使得经过散射信道传输的信息带宽受到限制。

发明内容

本实用新型的目的在于弥补上述背景技术不足而提供一瑞利信道下双边多径时延展宽检测装置。利用输出的的峰值包络信号,用双边多径时延展宽检测法,只通过软件分析判断给出双边多径时延展宽。

本实用新型的目的是这样实现的:一种瑞利信道下双边多径时延展宽检测装置,包括A/D变换器、正交下变频器、匹配滤波器、梳齿滤波器、数控振荡器,还包括双边多径时延检测器,其中A/D变换器的输入端口1连接外部的输入数据端口A,正交下变频器的输入端口1、2分别连接A/D变换器的输出端口2和数控振荡器的输出端口1;正交下变频器的输出端口3连接匹配滤波器的输入端口1,匹配滤波器的输出端口2连接梳齿滤波器的输入端口1,梳齿滤波器的输出端口2和双边多径时延检测器的输入端口1相连接;双边多径时延检测器输出端口2连接多径时延输出端口B;

外部输入数据端口A输入的模拟低中频信号,通过A/D变换器的输入端口1进入A/D变换器,在A/D变换器中转换为数字低中频信号,数字低中频信号通过输出端口2输出到正交下变频器的输入端口1;同时,数控振荡器产生的载波信号经输出端口1输出送入正交下变频器的输入端口2;在正交下变频器中,输入端口1输入的数字低中频信号和输入端口2输入的载波信号进行正交下变频,实现低中频信号到零中频信号转换,下变频后的信号通过输出端口3送入匹配滤波器的输入端口1,在匹配滤波器中将信号压缩成相关峰,再将峰值信号通过输出端口2送入梳齿滤波器的输入端口1,梳齿滤波器中,对信号进行梳齿滤波、取模相加处理,处理后的信号经输出端口2送入双边多径时延检测器的输入端口1,双边多径时延检测器中,输入的数字信号经过一序列的处理后通过输出端口2输出端口B,即为多径时延信号。

所述双边多径时延检测器由寻找最大值模块、数据分包模块、数据归一化模块、分组累加器、组内找多径模块和多径时延计算器组成;其中,梳齿滤波器的出端2脚与寻找最大值模块的入端1脚连接,寻找最大值模块的出端2、3脚分别同数据分包模块的入端1脚和寻找最大值模块的入端1脚连接,数据分包模块的出端2脚与数据归一化模块的入端1脚相连接,数据归一化模块的出端2脚和分组累加器的入端1脚连接;组内找多径模块的入端1脚与分组累加器的出端2脚相连,其出端2脚和多径时延计算器的入端1脚连接,多径时延计算器的出端2脚连接多径时延输出端口B;

从梳齿滤波器的输出端口2输出的数字信号送到寻找最大值模块的输入端口1,在寻找最大值模块中对送入数据寻找最大值,若未找到最大值,则继续寻找;若找到最大值,则确定最大值位置,然后通过其输出端口2送到数据分包模块的输入端口1,在数据分包模块中以此最大值位置,将数据分包,然后分包数据通过其输出端口2送到数据归一化模块的输入端口1,在数据归一化模块中将每包数据归一化,然后归一化数据通过其输出端口2送到分组累加器的输入端口1,在分组累加器中完成100包归一化数据累加,然后累加数据通过其输出端口2送到组内找多径模块的输入端口1,在组内找多径模块中,寻找每组的归一化累加数据最大值,记录最值多径位置,再找到最值十分之一处左右两边多径,也分别记录多径位置,并将此信息通过其输出端口2送到多径时延计算器的输入端口1,在多径时延计算器中进行最终计算,得出双边多径时延展宽,此数据通过输出端口2输出到输出端口B,即为多径时延信号。

本实用新型相比背景技术有如下优点:

1.本实用新型由于在收端采用双边多径时延检测器6,利用梳齿滤波器输出的峰值包络信号,用双边多径时延检测法,通过对处理数据归一化,分组后寻找多径位置,达到计算双边多径时延的目的。

FPGA资源开销小、瑞利信道下,双边多径时延展宽检测能力强。

2.本实用新型各部件采用大规模可编程集成电路制作,可灵活使用于接收端信号双边多径时延展宽检测处理,性能稳定可靠等优点,在工程中实用性强。

附图说明

图1是本实用新型实现的电原理框图。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十四研究所,未经中国电子科技集团公司第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201020637274.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top