[实用新型]高速高精度记录仪无效
申请号: | 201020641842.2 | 申请日: | 2010-11-30 |
公开(公告)号: | CN201903917U | 公开(公告)日: | 2011-07-20 |
发明(设计)人: | 黄忠;徐晓忻;丁程;周平;吴明光 | 申请(专利权)人: | 浙江大学;丁程 |
主分类号: | G07C3/00 | 分类号: | G07C3/00 |
代理公司: | 杭州求是专利事务所有限公司 33200 | 代理人: | 张法高 |
地址: | 310027 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 高精度 记录仪 | ||
1.一种高速高精度记录仪,其特征在于记录仪包括:信号调理模块、第一ADC模块、第二ADC模块、第三ADC模块、第四ADC模块、第一FIFO模块、第二FIFO模块、第三FIFO模块、第四FIFO模块、第一SDRAM模块、第二SDRAM模块、基准电压源模块、时钟信号模块、主从架构控制模块,基准电压源模块包括基准电压源芯片ADR433和八选一模拟开关CD4051,主从架构控制模块包括FPGA单元、ARM单元;信号调理模块与第一ADC模块、第二ADC模块、第三ADC模块、第四ADC模块相连,第一ADC模块与基准电压源模块和第一FIFO模块相连,第二ADC模块与基准电压源模块和第二FIFO模块相连,第三ADC模块与基准电压源模块和第三FIFO模块相连,第四ADC模块与基准电压源模块和第四FIFO模块相连,第一FIFO模块、第二FIFO模块、第三FIFO模块、第四FIFO模块与FPGA单元、ARM单元相连,FPGA单元与第一SDRAM模块、第二SDRAM模块、ARM单元、时钟信号模块相连,时钟信号模块的4路LVDS的A端时钟信号分别与第一ADC模块、第二ADC模块、第三ADC模块、第四ADC模块的CLK端口相连,4路LVDS的B端时钟信号与第一FIFO模块、第二FIFO模块、第三FIFO模块、第四FIFO模块的LDCKA、LDCKB端口相连;4路LVDS的A端时钟信号线路和4路LVDS的B端时钟信号线路在PCB布线时采用蛇形线微调线长技术调整时钟信号线长度,使时钟信号线长度一致;信号调理模块对记录仪输入的模拟信号进行信号调理和放大,处理后的信号送至第一ADC模块、第二ADC模块、第三ADC模块和第四ADC模块,第一ADC模块、第二ADC模块、第三ADC模块和第四ADC模块的CLK端口分别接受来自时钟信号模块的4路LVDS的A端时钟信号对信号调理模块送入的信号进行交替采样,基准电压模块为第一ADC模块、第二ADC模块、第三ADC模块和第四ADC模块提供基准电压以及上电初始化时的自校正基准电压,第一FIFO模块接受第一ADC模块的采样数据与FPGA单元的时间戳序列号,第二FIFO模块接受第二ADC模块的采样数据与FPGA单元的时间戳序列号,第三FIFO模块接受第三ADC模块的采样数据与FPGA单元的时间戳序列号,第四FIFO模块接受第四ADC模块的采样数据与FPGA单元的时间戳序列号,FPGA单元作为从控单元提供时钟信号模块时序控制逻辑,控制采样、封装、传输、存储等操作,ARM单元作为主控单元协调记录仪的按序运行、采样数据的后处理、人机交互与显示、以及与上位机的通信等,第一SDRAM模块、第二SDRAM模块接受来自ARM模块处理后的采样数据。
2.根据权利要求1所述的一种高速高精度记录仪,其特征在于所述的基准电压源模块、第一ADC模块和ARM单元的电路为:模拟电路电源Vcc与电容C1、电容C2的一端、ADR433的Vin端相连,电容C1的另一端与电容C2的另一端并联后接地;ADR433的GND端接地,ADR433的Vout端与电阻R1的一端相连;电阻R1的另一端与电阻R2、电阻R7的一端、电容C3的一端、电容C4的一端、八选一模拟开关CD4051的7IN/OUT端相连;电阻R2的另一端与电阻R3的一端、电阻R5的一端、电容C5的一端、电容C6的一端、第一ADC模块的VREF端相连;电阻R3的另一端与电阻R4的一端相连;电阻R4的另一端接地;电阻R5的另一端与第一ADC模块的VINB端相连;电容C5的另一端、电容C6的另一端并联后接地;电阻R7的另一端与电阻R8的一端、八选一模拟开关CD4051的6IN/OUT端相连;电阻R8的另一端与电阻R9的一端、八选一模拟开关CD4051的5IN/OUT端相连;电阻R9的另一端与电阻R10的一端、八选一模拟开关CD4051的4IN/OUT端相连;电阻R10的另一端与电阻R11的一端、八选一模拟开关CD4051的3IN/OUT端相连;电阻R11的另一端与电阻R12的一端、八选一模拟开关CD4051的2IN/OUT端相连;电阻R12的另一端与电阻R13的一端、八选一模拟开关CD4051的1IN/OUT端相连;电阻R13的另一端与八选一模拟开关CD4051的0IN/OUT端并联后接地;八选一模拟开关CD4051的OUT/IN端与电阻R14、R15的一端相连;八选一模拟开关CD4051的A端与ARM单元的GP0[13]端相连;八选一模拟开关CD4051的B端与ARM单元的GP0[13]端相连;八选一模拟开关CD4051的C端与ARM单元的GP0[131端相连;八选一模拟开关CD4051的INH端与ARM单元的GP0[13]端相连;电阻R14的另一端接地;电阻R15的另一端与运放AD9631的引脚3相连;运放AD9631的引脚2与电阻R16、R17的一端相连;运放AD9631的引脚6与电阻R17的另一端、电阻R6的一端相连;电阻R16的另一端接地;电阻R6的另一端与第一ADC模块VINA端相连;第一ADC模块的REFCOM端与SENSE端并联后接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学;丁程,未经浙江大学;丁程许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020641842.2/1.html,转载请声明来源钻瓜专利网。