[实用新型]正交串行输出旋转编码器任意分频装置无效

专利信息
申请号: 201020683926.2 申请日: 2010-12-28
公开(公告)号: CN201945322U 公开(公告)日: 2011-08-24
发明(设计)人: 邢瑞川;张琳;田亮;房淑伟 申请(专利权)人: 威海华东电源有限公司
主分类号: G01D5/245 分类号: G01D5/245
代理公司: 威海科星专利事务所 37202 代理人: 鲍光明
地址: 264209 山*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 正交 串行 输出 旋转 编码器 任意 分频 装置
【说明书】:

技术领域

本实用新型数字分频领域,具体地说设计一种正交串行输出旋转编码器任意分频装置及实现方法。

背景技术

众所周知,正交串行输出旋转编码器是一种位移、速度传感器,从技术角度来划分,它属于增量式旋转编码器。编码器轴旋转时,输出两路相位差90°的A、B脉冲串行信号,同时每转发出一个Z相脉冲信号。该型编码器,计数起点可以任意设定,并可实现多圈累加测量,每转发出的Z相脉冲信号可以作为机械参考零点。编码器轴旋转时输出的脉冲序列,通过计数设备计数,就可以知道机械设备的当前位置。该型旋转编码器存在的缺点是不具备掉电计数功能,即系统掉电后,编码器位置不能有丝毫的移动,否则,再次上电后,很可能会发生位置偏移,而且偏移量的大小完全未可知,虽然Z相脉冲具备位置校正功能,但只能进行整圈位置校正。

鉴于正交串行输出旋转编码器接口的简单、易用性,目前,在国内位置伺服控制系统中,依旧被广泛采用,国产主流伺服电机依旧以差分正交串行输出位置信号为主。在整套位置伺服控制系统的拓扑结构中,编码器位置信号除被反馈到伺服驱动器外,往往还要被反馈到上位装置中,如参与位置环控制、系统超差保护、系统监控等。上位装置由于结构、算法、控制策略等的不同,直接来自旋转编码器的位置反馈信息,往往不能满足系统的要求,这时就会存在一个根据上位装置的具体要求,如何实现正交串行输出旋转编码器的任意分频技术问题。

发明内容

为了克服现有技术的不足,本实用新型提供一种正交串行输出旋转编码器任意分频技术及实现方法,利用高速计数器A对输入的正交信号进行实时单圈计数,用修正后的计数值到预设的数据区中查询,查询到的具有固定数据结构的结果被送到正交脉冲发生器,然后将产生的分频后的正交信号序列通过信号接口输出。分频后的正交信号通过另外一个高速计数器B进行单圈计数,计数结果与预分频值进行比较,将比较结果反馈到修正器,对计数器A的输出进行修正,该装置可以实现正交串行脉冲序列的任意分频。

本实用新型解决其技术问题所采用的技术方案是:一种正交串行输出旋转编码器任意分频装置,包括滤波器,其特征是正交输入信号接滤波器的输入端,滤波器的输出接修正器的一个输入端,修正器的输出接数据区的一个输入端,数据区的输出接正交脉冲发生器的输入端,正交脉冲发生器的一个输出接信号接口的输入端,信号接口输出分频后的正交信号,正交脉冲发生器的另一个输出接计数器B的输入端,计数器B的输出及运算器的另一个输出分别接比较器的两个输入端,比较器的输出接修正器的另一个输入,设定单元及计数器A的一个输出分别接运算器两个输入端,运算器的一个输出接数据区的一个输入端。

本实用新型的有益效果是,结构简单、纯数字化,利用高速计数器A对输入的正交信号进行实时单圈计数,用修正后的计数值到预设的数据区中查询,查询到的具有固定数据结构的结果被送到正交脉冲发生器,然后将产生的分频后的正交信号序列通过信号接口输出。分频后的正交信号通过另外一个高速计数器B进行单圈计数,计数结果与预分频值进行比较,将比较结果反馈到修正器,对计数器A的输出进行修正,可以实现正交串行脉冲序列的任意分频。

附图说明

下面结合附图和实施例对本实用新型进一步说明。

图1为本实用新型的原理框图。

图中 1. 设定单元,2.运算器,3.数据区,4.正交脉冲发生器,5.信号接口,6.滤波器,7.计数器A,8.计数器B,9.比较器,10.修正器。

具体实施方式

图1中,本实用新型系统包括有设定单元1、运算器2、数据区3、正交脉冲发生器4、信号接口5、滤波器6、计数器A7、计数器B8、比较器9、修正器10。各组成模块之间的连接关系为:正交输入信号接滤波器6的输入端,滤波器6的输出接修正器10的一个输入端,修正器10的输出接数据区3的一个输入端,数据区3的输出接正交脉冲发生器4的输入端,正交脉冲发生器4的一个输出接信号接口5的输入端,信号接口5输出分频后的正交信号。正交脉冲发生器4的另一个输出接计数器B8的输入端,计数器B8的输出及运算器2的另一个输出分别接比较器9的两个输入端,比较器9的输出接修正器10的另一个输入。设定单元1及计数器A7的一个输出分别接运算器2两个输入端,运算器2的一个输出接数据区3的一个输入端。

所前述电路以CPLD/FPGA及E2PROM为内核载体单元,将电路全部构造在该内核单元中。所述CPLD器件选用ALTERA公司的EPM570T100C5。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威海华东电源有限公司,未经威海华东电源有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201020683926.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top