[发明专利]显示驱动电路、显示面板、显示装置有效
申请号: | 201080026979.X | 申请日: | 2010-03-18 |
公开(公告)号: | CN102460559A | 公开(公告)日: | 2012-05-16 |
发明(设计)人: | 钵田卓也;村上祐一郎;古田成;横山真;佐佐木宁 | 申请(专利权)人: | 夏普株式会社 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G02F1/133;G09G3/20;G11C19/00 |
代理公司: | 北京尚诚知识产权代理有限公司 11322 | 代理人: | 龙淳 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示 驱动 电路 面板 显示装置 | ||
1.一种显示驱动电路,其特征在于:
具备移位寄存器,在规定的定时进行多个信号线的同时选择,
在所述移位寄存器的各级设有:被输入初始化用信号的置位复位型触发器;和被输入同时选择信号,利用所述触发器的输出生成本级的输出信号的信号生成电路,其中
所述移位寄存器的各级的输出信号通过所述同时选择信号的有效化而成为有效,在进行所述同时选择的期间设为有效,
在初始化用信号为有效的情况下,无论置位用信号和复位用信号各自为有效还是为无效,所述触发器的输出都成为无效,
所述初始化用信号在同时选择结束前设为有效,在结束后设为无效。
2.如权利要求1所述的显示驱动电路,其特征在于:
所述信号生成电路具备栅极电路,所述栅极电路将与输入的切换信号相对应的信号选择性地取入,作为本级的输出信号。
3.如权利要求2所述的显示驱动电路,其特征在于:
所述触发器的输出作为切换信号输入至栅极电路。
4.如权利要求2所述的显示驱动电路,其特征在于:
所述信号生成电路还具备逻辑电路,
所述触发器的输出输入到逻辑电路,该逻辑电路的输出作为所述切换信号输入到栅极电路,本级的输出信号反馈到该逻辑电路和所述触发器的复位用端子。
5.如权利要求2所述的显示驱动电路,其特征在于:
所述栅极电路选择性地取入所述同时选择信号或时钟信号。
6.如权利要求5所述的显示驱动电路,其特征在于:
在进行同时选择的期间,将所述时钟信号固定为有效。
7.如权利要求4所述的显示驱动电路,其特征在于:
所述逻辑电路包含NAND。
8.如权利要求7所述的显示驱动电路,其特征在于:
所述NAND包括多个P沟道的晶体管和多个N沟道的晶体管,在该NAND中,P沟道的各晶体管的驱动能力比N沟道的各晶体管的驱动能力高。
9.如权利要求1所述的显示驱动电路,其特征在于:
所述触发器具备:
P沟道的第一晶体管和N沟道的第二晶体管的栅极端子彼此连接且漏极端子彼此连接的第一CMOS电路;
P沟道的第三晶体管和N沟道的第四晶体管的栅极端子彼此连接且漏极端子彼此连接的第二CMOS电路;
输入晶体管;
多个输入端子;和
第一和第二输出端子,其中
第一CMOS电路的栅极侧、第二CMOS电路的漏极侧和第一输出端子连接,并且第二CMOS电路的栅极侧、第一CMOS电路的漏极侧和第二输出端子连接,所述输入晶体管的栅极端子和源极端子分别与不同的输入端子连接。
10.如权利要求9所述的显示驱动电路,其特征在于:
所述输入晶体管的漏极端子与第一输出端子连接。
11.如权利要求9所述的显示驱动电路,其特征在于:
所述输入晶体管为P沟道晶体管,该输入晶体管的源极端子,与在无效时为第一电位而在有效时为低于第一电位的第二电位的信号的输入端子连接。
12.如权利要求9所述的显示驱动电路,其特征在于:
所述多个输入端子包含置位用信号的输入端子和复位用信号的输入端子,所述输入晶体管为栅极端子与置位用信号的输入端子连接并且源极端子与复位用信号的输入端子连接的置位晶体管。
13.如权利要求9所述的显示驱动电路,其特征在于:
所述多个输入端子还包含所述初始化用信号的输入端子,该初始化用信号的输入端子与第一至第四晶体管中的任一个晶体管的源极端子连接。
14.如权利要求9所述的显示驱动电路,其特征在于:
具备复位晶体管,所述复位晶体管的栅极端子与复位用信号的输入端子连接,并且源极端子与第一电源线连接,且漏极端子与第二输出端子连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于夏普株式会社,未经夏普株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201080026979.X/1.html,转载请声明来源钻瓜专利网。