[发明专利]基站装置、用于基站装置的信号处理装置、PHY处理装置和MAC处理装置无效
申请号: | 201080045202.8 | 申请日: | 2010-10-06 |
公开(公告)号: | CN102577329A | 公开(公告)日: | 2012-07-11 |
发明(设计)人: | 山本刚史 | 申请(专利权)人: | 住友电气工业株式会社 |
主分类号: | H04L29/10 | 分类号: | H04L29/10;H04W56/00 |
代理公司: | 中原信达知识产权代理有限责任公司 11219 | 代理人: | 韩峰;孙志湧 |
地址: | 日本大阪*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基站 装置 用于 信号 处理 phy mac | ||
技术领域
本发明涉及基站装置、用于基站装置的信号处理装置、PHY处理装置和MAC处理装置。
背景技术
为了覆盖广泛的区域,安装了大量与终端设备(无线通信终端)通信的基站装置。这里,在多个基站装置之中,在某些情况下执行用于对通信帧时序等进行同步的基站间同步。
例如,专利文献1公开了通过使用来自用作同步源的其它基站装置的无线接收波来执行基站间同步。
引用列表
[专利文献]
专利文献1:日本未经审查的专利申请公开No.2009-177532
发明内容
技术问题
基站间同步将基站装置与另一个基站装置在通信帧时序、通信频率(子载波频率)等方面进行同步。可以由执行调制、解调等的PHY层执行时序或频率的校正。因此,考虑优选地向执行与通信PHY层相关的处理的PHY处理装置(所谓的PHY单元)提供用于基站间同步的同步处理单元。在这种情况下,例如,向PHY处理装置提供的调制器电路或解调器电路可以校正与其它基站装置的同步误差(关于时序和频率)。
然而,当PHY处理装置中的通信帧的处理时序过度变化,为了与其它基站装置中的通信帧的处理时序同步以执行基站间同步时,出现与MAC处理装置(所谓的MAC单元)的关系相关的问题,所述MAC处理装置执行与MAC层相关的处理,所述MAC层是相对于PHY层更高级别的层。
也就是说,当PHY层中的通信帧的处理时序由于基站间同步而变化时,在PHY层和MAC层之间出现关于通信帧的处理时序的不匹配。
当出现这种不匹配并且例如PHY层中帧的处理时序落后于MAC层中的处理时序时,MAC层中的处理在先。这会导致从MAC层向PHY层提供的信息比所需的信息多。
相反地,当PHY层中帧的处理时序先于MAC层中的处理时序时,PHY层可能因为MAC层处理延时而不能从MAC层获得必需的信息。
考虑上述情况,本发明的目的是为了防止当PHY层(PHY处理装置)执行基站间同步的同步处理时可能会出现的PHY层和MAC层之间的处理时序不匹配。
另外,即使在多个基站装置之中曾经执行过基站间同步的情况下,当基站装置工作时也可能丢失同步性。例如,当多个基站与另一个基站的时钟精度不同时,即使当操作时序或通信频率同步时,随着时间流逝,也将再次出现同步误差。
即使当基站装置与终端设备通信时也通过执行规则的再同步可以解决这种问题。因此,因为即使在通信期间同步误差发生时也重复执行再同步,所以可以基本上维持基站间同步。
这里,为了当基站装置和终端设备通信时使它再次执行基站间同步,在与终端设备通信的同时,基站装置必须从其它基站装置接收发送信号。
然而,当在基站装置与终端设备通信时基站装置尝试从其它基站装置接收发送信号时,基站装置和终端设备之间的主要通信受到不利影响。因此,例如,当频繁地执行基站间同步时,尽管同步精度提高,但因为频繁地从其它基站装置接收发送信号,所以基站装置和终端设备之间的主要通信质量受到损害。另一方面,当降低执行基站间同步的频率时,尽管可以抑制与终端设备的通信质量降低,但是同步精度受到损害。
因此,在保证执行基站间同步处理的频率的情况下,并且例如以规则方式以某周期执行基站间同步处理的情况下,在频率不合适时将不利地出现任何之前提到的问题。
另外,这种缺陷不限于为了基站间同步的目的从其它基站装置接收发送信号。在基站装置正与终端设备通信时基站装置尝试定期地从其它基站装置接收发送信号的情况下,这种缺陷是常见的。
因此,考虑到上述情况,本发明的另一个目的是为了克服上述缺陷。
问题的解决方案
(1)本发明提供了一种基站装置,包括:PHY处理装置,所述PHY处理装置执行与通信PHY层相关的处理;以及MAC处理装置,所述MAC处理装置执行与通信MAC层相关的处理,其中,所述PHY处理装置包括同步处理单元,所述同步处理单元执行用于将所述PHY处理装置的通信帧处理时序与用作同步源的其它基站装置的通信帧处理时序同步的同步处理,并且所述MAC处理装置从所述PHY处理装置获取用于将所述MAC处理装置的通信帧处理时序与所述PHY处理装置的通信帧处理时序同步的同步信息。
根据本发明,即使在由用作同步源的PHY处理装置执行与其它基站装置的通信帧处理时序同步的同步处理时,因为MAC处理装置从PHY处理装置获取用于实现PHY-MAC间同步的同步信息,所以可以实现PHY-MAC间同步。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于住友电气工业株式会社,未经住友电气工业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201080045202.8/2.html,转载请声明来源钻瓜专利网。