[发明专利]纠错方法以及装置有效
申请号: | 201080054506.0 | 申请日: | 2010-11-19 |
公开(公告)号: | CN102640442A | 公开(公告)日: | 2012-08-15 |
发明(设计)人: | 久保和夫;水落隆司 | 申请(专利权)人: | 三菱电机株式会社 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H03M13/29;H03M13/35 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 金春实 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 纠错 方法 以及 装置 | ||
技术领域
本发明涉及一种应用于光通信系统等数字通信装置的纠错方法以及装置。
背景技术
在以往的纠错方法以及装置中,作为纠错编码方式(FEC:Forward Error Correction,前向纠错),应用Reed-Solomon码RS(255,239)(例如,参照非专利文献1)。另外,还提出了将LDPC(Low-Density Parity-Check,低密度奇偶校验)码作为内部码、将RS码作为外部码的纠错方法(例如,参照专利文献1)。
在使用根据上述非专利文献1以及专利文献1的纠错编码方式的纠错装置中,设为不依赖于传送速度而基于由相同的信息区域和冗余区域构成的帧结构的纠错装置。例如,对于10Gb/s的客户端信号,用OTU2(Optical channel Transport Unit-2,光信道传送单元-2)帧,传送速度是10.7Gb/s,而对于40Gb/s的客户端信号,用OTU3(Optical channel Transport Unit-3,光信道传送单元-3)帧,传送速度是43.0Gb/s。
专利文献1:日本特开2009-17160号公报
非专利文献1:ITU-T Recommendation G.709/Y.1331Interface for the Optical Transport Network(OTN),Annex A,ITU-T Rec.G.709/Y.1331(03/2003)
发明内容
在以往的纠错方法以及装置中,设为基于由相同的信息区域和冗余区域构成的帧结构的结构,因此,针对不同信号类别的客户端信号的OTUk帧的传送速度,例如,针对100Gb/s的客户端信号的OTU4帧的传送速度111.8Gb/s,相对于针对40Gb/s的客户端信号的OTU3帧的传送速度43.0Gb/s成为大约2.6倍。因此,为了将用于构成纠错装置的模拟/数字转换器、数字/模拟转换器、SerDes(Serializer/De-serializer,串行器/解串器)等在OTU4和OTU3双方的处理中共用化,需要使这些功能所需的时钟生成电路,例如CMU(Clock Multiplier Unit,时钟倍频单元)、PLL(Phase Lock to Loop,锁相环)、CDR(Clock-Data Recovery,时钟数据恢复)等,以两种大幅度不同的频率动作。因此,如果使CMU、CDR、PLL的动作频率范围扩大,就会有抖动(jitter)等时钟品质劣化、传送性能劣化的问题。另外,通过设置2个VCO(Volatge-controlled Oscillator,压控振荡器)、并与传送速度对应地切换所使用的VCO,可以防止时钟品质的劣化,但是存在电路规模增大的问题。
本发明是为了解决上述那样的问题而完成的,其目的在于得到一种纠错方法以及装置,能够提供不会出现由抖动等引起的性能劣化、以节省的电路规模进行共用化、高品质且高速的光通信系统。
本发明涉及的纠错方法,是一种在传送对信息数据附加开销和纠错码而形成的传送帧的光通信系统中的纠错方法,其特征在于,通过根据客户端信号对容纳不同信号类别的所述客户端信号的FEC帧的FEC冗余区域的大小进行调整,将针对各个客户端信号的FEC帧的传送速度的关系设成N倍附近,其中,N是正的自然数。
另外,本发明涉及的纠错装置,是一种在传送对信息数据附加开销和纠错码而形成的传送帧的光通信系统中的纠错装置,其特征在于,具备:光传送成帧器,基于客户端发送信号向光信道传送帧的映射,生成光传送帧并输出发送信号,并且基于接收信号的输入,将客户端信号从光信道传送帧解映射并输出客户端接收信号;FEC编码器,对于来自所述光传送成帧器的发送信号,基于纠错码进行编码;D/A转换器,对所述编码器的输出信号进行D/A转换并将光发送信号输出到通信路径;A/D转换器,将来自通信路径的光接收信号转换成模拟信号;以及FEC解码器,根据所述A/D转换器的输出进行接收数据的解码,纠正错误并将接收信号输出到所述光传送成帧器;并且,所述D/A转换器和所述A/D转换器中,分别具备根据不同信号类别的客户端信号变更采样时钟的时钟生成单元,通过根据所述客户端信号对容纳不同信号类别的客户端信号的FEC帧的FEC冗余区域的大小进行调整,将针对各个客户端信号的FEC帧的传送速度的关系设成N倍附近,其中,N是正的自然数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三菱电机株式会社,未经三菱电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201080054506.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:三维片层结构的二氧化硅球形微粒的制备方法
- 下一篇:一种吊具安装底座