[发明专利]差分信号的生成有效

专利信息
申请号: 201080065861.8 申请日: 2010-02-02
公开(公告)号: CN102859876A 公开(公告)日: 2013-01-02
发明(设计)人: M·K·沃蒂莱宁;P·M·帕萨内;M·A·奥克撒宁;V·A·叶尔莫洛夫;E·T·赛帕拉 申请(专利权)人: 诺基亚公司
主分类号: H03K19/0185 分类号: H03K19/0185;H04L25/02;G06F13/40;H01P1/203;H03H7/01
代理公司: 北京市中咨律师事务所 11247 代理人: 杨晓光;于静
地址: 芬兰*** 国省代码: 芬兰;FI
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 信号 生成
【说明书】:

技术领域

发明涉及用于生成至少一个差分信号的差分驱动模块。

背景技术

移动电话,移动终端,智能手机,个人数字助理和移动计算机中的单个功能模块内集成电路(IC)间以及不同功能部件(例如显示和应用处理器)间的信息传输,如今可以使用印刷线路板、微型同轴电缆(MXC)和被称为柔性印刷电路(FPC)板的平面柔性电缆中的电线进行处理。

在现代IC中,比特率已从用于互补金属氧化物半导体(CMOS)单端信令的单信号电线中的低于10Mbps,增长到一个差分对中的1Gbps。例如,在不远的将来,比特率将随着使用M-PHY(具有高带宽能力的串行接口技术)的移动产业处理器接口(MIPI)统一协议(UniPro)而增长到6Gbps。并且通用串行总线版本3.0(USB3)和高清晰度多媒体接口(HDMI)接口也使用高于1Gbps的比特率。

当比特率处于吉比特每秒区域中时,信号对工作于相同频率区域中的蜂窝接收机产生电磁干扰。

发明内容

本发明的第一方面,公开了一种方法,包括促使差分驱动模块生成具有陡升和陡降时间的至少一个差分信号。

在本发明的该第一方面,进一步公开了一种计算机程序,当该计算机程序在处理器上执行时包括用于执行根据本发明的第一方面所述方法的程序代码。计算机程序可以例如是通过网络(例如因特网)可分配的。计算机程序可以例如可存储在或可编码在计算机可读介质中。计算机程序可以例如至少部分表示处理器的软件和/或固件。

在本发明的该第一方面,进一步公开了一种计算机可读介质,具有存储在其上的根据本发明的第一方面的计算机程序。计算机可读介质可以例如以电、磁、电磁、光或其他存储介质实现,并且可以是可移除介质或固定安装在装置或设备上的介质。这样的计算机可读介质的非限制实施例是随机存取存储器(RAM)或只读存储器(ROM)。计算机可读介质可以例如是实体介质,例如实体存储介质。计算机可读介质被理解为是计算机(例如处理器)可读的。

在本发明的该第一方面,进一步公开了一种包括差分驱动模块的装置,该差分驱动模块被配置为生成具有陡升和陡降时间的至少一个差分信号。

在本发明的该第一方面,进一步公开了一种装置,包括至少一个处理器;和包括计算机程序代码的至少一个存储器,所述至少一个存储器和计算机程序代码被配置为使用至少一个处理器使得设备至少生成具有陡升和陡降时间的至少一个差分信号。

包括在存储器中的计算机程序代码可以例如至少部分地表示处理器的软件和/或固件。存储器的非限制实施例是处理器可存取的RAM或ROM。

在本发明的该第一方面,进一步公开了一种装置,包括用于生成具有陡升和陡降时间的至少一个差分信号的差分驱动部件。

装置可以例如是便携式电子设备,例如移动电话、移动终端、智能手机、个人数字助理或媒体渲染(rendering)设备。

例如,陡升和陡降时间可以用于至少部分地减少共模噪声。

至少一个差分信号中的差分信号的陡升和陡降时间可以被理解为代表与相应的差分信号的周期时间相比短的升降时间。

所述装置包括差分驱动模块,其被配置生成具有陡升和陡降时间的至少一个差分信号。

例如,差分驱动模块可以应用于串行或并行数据传输,其中所述至少一个差分信号用于该数据传输。所述至少一个差分信号中的每一个包括表示两个基本上互补的信号的两个成对的信号。例如,差分信号中两个成对的信号中的每一个可以被配置为经由差分信号线对进行传输。差分驱动模块可以被配置成为两个成对的信号中的每一个提供幅度、时序和升/降时间的基本匹配。

可以从至少一个差分信号的两个成对的信号间的时序和/或幅度差生成共模噪声。例如,共模噪声可由差分信号线的失衡引起。例如,共模噪声可以被认为是由于用于传输至少一个差分信号的两个成对的信号的邻近导线或条带中在相同方向流动的相似电流所产生的一种串扰。

由于生成具有陡升和陡降时间的至少一个差分信号,可以有效地去除或至少部分减少共模噪声,这是因为当升降时间短时,两个成对的信号之间的时序差就减少了。

进一步的,例如,由于生成具有陡升和陡降时间的至少一个差分信号,可能不必需要复杂的升/降时间匹配电路。

上升时间可以指一个信号从给定低值变成给定高值所需的时间,而下降时间可以指一个信号从给定高值变成给定低值所需的时间。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于诺基亚公司,未经诺基亚公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201080065861.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top