[发明专利]控制回路电路有效
申请号: | 201110035735.4 | 申请日: | 2011-02-01 |
公开(公告)号: | CN102195615A | 公开(公告)日: | 2011-09-21 |
发明(设计)人: | 艾瑞克·索南;艾伦·罗许;马汀·肯亚;石硕;贾斯汀·盖瑟 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03H17/00 | 分类号: | H03H17/00 |
代理公司: | 隆天国际知识产权代理有限公司 72003 | 代理人: | 张浴月;刘文意 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制 回路 电路 | ||
1.一种控制回路电路,包括:
一模拟数字转换器,用于接收一模拟反馈信号及一模拟输入信号,且产生一数字ADC输出;
一数字滤波器,用于控制该数字ADC输出的一频率响应,且产生具有一第一位数的一数字滤波器输出;
一噪声整形器,用于切除该第一位数且产生具有一第二位数的一噪声整形器输出,其中该第二位数少于该第一位数,且整形在切除期间产生的量化噪声;以及
一脉冲宽度调制数字模拟转换器,用于处理该噪声整形器输出的该第二位数且产生一PWM DAC输出。
2.如权利要求1所述的控制回路电路,还包括一十进制器,用于降低该数字ADC输出的一取样率。
3.如权利要求1所述的电路,还包括一低通滤波器,用于滤除对应该噪声整形器所整形的该量化噪声的高频率。
4.如权利要求3所述的控制回路电路,其中该低通滤波器产生该模拟反馈信号。
5.如权利要求1所述的控制回路电路,其中该噪声整形器的一输入Vin以及一输出Vout用选自于以下群组的方程式表示:
Vout=Vin z-n1+Vq(1-z-1)n2
以及
Vout=Vin+(1-z-1)n2Vq
其中Vq表示在去除期间产生的该量化噪声、n1表示V1所经历的多个延迟以及n2表示在噪声整形器中一高通滤波器的一阶数。
6.如权利要求1所述的控制回路电路,其中该噪声整形器包括:
一第一总和方块,用于处理该数字滤波器输出以及一切除的数字滤波器输出,且产生一第一总和输出;
一积分器,用于处理该总和输出,且产生一积分器输出;以及
一第二总和方块,用于处理该积分器输出以及在该切除期间产生的该量化噪声,且产生一第二总和方块输出,该第二总和方块输出是该噪声整形器输出且反馈到该第一总和方块。
7.如权利要求6所述的控制回路电路,其中该积分器包括:
一第三总和方块,用于处理该第一总和输以及该积分器输出,且产生一第三组合输出;以及
一延迟方块,用于延迟该第三总和输出,且产生该积分输出,该积分输出反馈到该第三组合方块。
8.如权利要求6所述的控制回路电路,其中该积分器输出包括一第三位数,该第三位数大于该第一位数。
9.如权利要求1所述的控制回路电路,其中该噪声整形器包括:
一第一总和方块,用于处理该数字滤波器数出,以及一延迟的噪声整形器输出,且产生一第一总和方块输出;
一积分器,用于处理该第一总和方块输出,且产生一积分器输出;以及
一第二总和方块,用于处理该积分器输出,该量化噪声,以及产生该噪声整形器输出。
10.如权利要求9所述的控制回路电路,其中该积分器包括:
一第三总和方块,用于处理该第一总和方块输出,且产生一第三总和方块输出,该第三总和方块输出是该积分器输出;
一延迟方块,用于延迟该第三总和方块输出,且产生一延迟方块输出反馈到该第三总和方块。
11.如权利要求9所述的控制回路电路,其中该积分器包括一第三位数,该第三位数高于该第一位数。
12.如权利要求1所述的控制回路电路,其中该噪声整形器产生高于该第一位数的一第三位数,该第三位数被切除以形成该第二位数。
13.如权利要求1所述的控制回路电路,包括在一第二电路中,该第二电路选自于一DC-DC转换器、一DC-AC转换器、一开关功率放大器以及一马达控制器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110035735.4/1.html,转载请声明来源钻瓜专利网。