[发明专利]具有时脉相位/数据相位自动调整机制的显示器及其驱动方法有效
申请号: | 201110037659.0 | 申请日: | 2011-02-11 |
公开(公告)号: | CN102184696A | 公开(公告)日: | 2011-09-14 |
发明(设计)人: | 黄建富;钟竣帆 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 梁挥;祁建国 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 有时 相位 数据 自动 调整 机制 显示器 及其 驱动 方法 | ||
技术领域
本发明是有关于一种显示器,且特别是有关于一种利用源极驱动器中的时脉相位/数据相位自动调整机制来增大其操作频率的显示器及其驱动方法。
背景技术
一平面显示器的典型驱动系统包括一时序控制器、源极驱动器和栅极驱动器。时序控制器产生数据信号、时脉信号和同步信号,这些信号以汇流排方式传送至源极驱动器。源极驱动器依据时脉信号的上升边缘和下降边缘,从时序控制器接收数据。在时序控制器和源极驱动器的间,通常用于信号传递的传输介面是具有两种信号电位的介面,诸如低摆幅差分信号介面(Reduced SwingDifferential Signaling;RSDS)和微型低压差分信号介面(mini Low VoltageDifferential Signaling;mini-LVDS)。
由于平面显示器走向更大的面板尺寸、更高的解析度和更高的帧速率,驱动系统中的数据传输速率基本上得以提升。而且,在平面显示器中,数据信号和时脉信号的传送采用汇流排传输介面。对于较大面板尺寸的平面显示器而言,耦接至时序控制器和不同的源极驱动器的信号线具有显著的长度差异。因此,对应于不同源极驱动器的信号线可能会工作在不同的负载下,以产生传输信号的上升和下降速率。此外,由于源极驱动器透过一汇流排来共同地接收数据信号,藉由不同的源极驱动器所接收的数据信号可能具有不同的相位延迟,这是由传输线长度不同而引起的。因此,数据偏斜(Data Skew)和时脉偏斜(Clock Skew)可能存在于传输信号中,从而导致源极驱动器中错误的数据接收,并进而劣化平面显示器的性能。
因此,一迄今为止仍未解决的需求存在于习知技术中,以克服上述提及的缺陷和不足。
发明内容
本发明在一个方面是有关于一种用来显示数据的显示器。在一实施例中,显示器包括一时序控制器(Timing controller,TCON)、多个源极驱动器和一显示面板,时序控制器被设置用来提供待显示的多个数据信号、至少一时脉信号CLK和一时脉训练码,该时脉训练码对应于数据信号;多个源极驱动器与该时序控制器耦接,每一源极驱动器(Source Driver,SD)被设置用来从该时序控制器接收一个或多个对应的数据信号、该至少一时脉信号CLK和该时脉训练码,根据该至少一时脉信号CLK来生成多个时脉信号(CLKj),其中j=1,2,3,…,N,N为正整数,根据该时脉训练码从多个时脉信号(CLKj)中选择一时脉信号作为最佳时脉信号,以及根据该最佳时脉信号锁存一个或多个对应的数据信号;显示面板与多个源极驱动器耦接,且被设置用来显示多个锁存数据,这些锁存数据接收自多个源极驱动器。
在一实施例中,每一源极驱动器包括:一多相时脉产生器和一时脉选择器,其中多相时脉产生器用以生成多个时脉信号(CLKj),时脉选择器用以根据该时脉训练码从多个时脉信号(CLKj)中获得最佳时脉信号。多相时脉产生器包括延迟缓冲器、延迟锁相回路(Delay Locked Loop,DLL)或锁相回路(PhaseLocked Loop,PLL)。多个时脉信号(CLKj)中的每一时脉信号具有一频率和一相位,它们的频率与该至少一时脉信号CLK的频率相等,它们的相位彼此不同且与该至少一时脉信号CLK的相位不同,在一空白信号期间,时脉训练码从时序控制器传送至多个源极驱动器。
在一实施例中,时序控制器更被设置用来提供一同步信号SYNC至多个源极驱动器,其中该同步信号SYNC具有一高电位期间,该高电位期间定义一时脉训练期间,该时脉训练码存在于该时脉训练期间。在另一实施例中,时序控制器更被设置用来提供一接收建立信号DIO和/或一输出建立信号STB,用以定义一时脉训练期间,该时脉训练码存在于该时脉训练期间。
在一实施例中,时脉信号以汇流排方式从时序控制器传送至多个源极驱动器,且其中多个数据信号以汇流排方式、点对点方式和串联方式中的一者从时序控制器传送至多个源极驱动器。
在一实施例中,显示器可以具有一加扰器(Scrambler)和多个解扰器(Descrambler),其中,加扰器与该时序控制器耦接,用以在将多个数据信号提供给多个源极驱动器的前对这些数据信号进行加扰;每一解扰器与一对应的源极驱动器耦接,用以解扰从该加扰器接收的加扰数据信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110037659.0/2.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置