[发明专利]占空比调节电路及占空比调节方法有效
申请号: | 201110050848.1 | 申请日: | 2011-03-03 |
公开(公告)号: | CN102082562A | 公开(公告)日: | 2011-06-01 |
发明(设计)人: | 范方平 | 申请(专利权)人: | 四川和芯微电子股份有限公司 |
主分类号: | H03K3/017 | 分类号: | H03K3/017 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610041 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 调节 电路 方法 | ||
技术领域
本发明涉及一种调节电路及调节方法,尤指一种可将输出时钟信号的占空比调节为50%的占空比调节电路及占空比调节方法。
背景技术
占空比调节电路对于高速时钟信号的传输具有非常重要的意义,传统的占空比调节电路一般采用调节信号传输的翻转阈值的方式实现,通过提高或降低翻转阈值改变高低电平的脉冲宽度,从而实现占空比的调节。
但是传统的占空比调节电路结构较复杂,需要外围电路提供偏置,从而使时钟通路的电路较复杂,且在集成电路中,为版图布局带来困难。
发明内容
鉴于以上内容,有必要提供一种可将输出时钟信号的占空比调节为50%的占空比调节电路及占空比调节方法。
一种占空比调节电路,包括一运算放大器、一与所述运算放大器相连的第一开关元件、一时钟信号输入端、一与所述时钟信号输入端相连的第二开关元件、一与所述第一开关元件及所述第二开关元件相连的第一反相器、一与所述第一反相器相连的第二反相器、一与所述第二反相器相连的第三反相器、一与所述第三反相器相连的第一电阻、一与所述第一电阻相连的第一电容、一与所述第一反相器相连的传输门、一与所述传输门相连的第四反相器、一与所述第四反相器相连的第二电阻、一与所述第二电阻相连的第二电容及一与所述第一反相器相连的时钟信号输出端,所述运算放大器的正相输入端连接于所述第一电阻及所述第一电容之间,所述运算放大器的反相输入端连接于所述第二电阻与所述第二电容之间。
一种占空比调节方法,包括以下步骤:
一时钟信号输入端输入一时钟信号至一第二开关元件;
所述时钟信号经过一第一反相器后,被分为两路时钟信号,且所述两路时钟信号互为反相时钟信号;
提取其中一路时钟信号的一直流的第一电压输入至一运算放大器的一正相输入端,提取另一路时钟信号的一直流的第二电压输入至所述运算放大器的一反相输入端;
所述运算放大器根据所述第一电压与所述第二电压输出一控制信号至一第一开关元件,来控制所述第一开关元件的充电电流,形成一反馈环路;及
当所述第一电压与所述第二电压相等时,一时钟信号输出端输出的时钟信号的占空比为50%。
相对现有技术,本发明占空比调节电路及占空比调节方法的电路结构简单,且为自动反馈控制,无需外加控制,生成时钟信号的占空比非常精确。
附图说明
图1为本发明占空比调节电路较佳实施方式的电路图。
图2为本发明占空比调节方法较佳实施方式的流程图。
具体实施方式
请参阅图1,本发明占空比调节电路较佳实施方式包括一运算放大器opm、一第一开关元件、一第二开关元件、一第一反相器inv1、一第二反相器inv2、一第三反相器inv3、一第四反相器inv4、一传输门TG1、一第一电阻R1、一第二电阻R2、一第一电容C1、一第二电容C2、一第三电容C3、一时钟信号输入端Clk_in、一时钟信号输出端Clk_out、一电源端VDD及一接地端VSS。
在本实施方式中,该第一开关元件为一第一场效应管M1,该第二开关元件为一第二场效应管M2。该第一场效应管M1为P型场效应管(PMOS),该第二场效应管M2为N型场效应管(NMOS)。在其他实施方式中,开关元件可根据需要变更为能够实现同样功能的开关元件或电路。
该占空比调节电路较佳实施方式的连接关系为:该运算放大器的输出端与该第三电容C3的一端及该第一场效应管M1的栅极相连,该第三电容C3的另一端及该第一场效应管M1的源级共同连接该电源端VDD,该第一场效应管M1的漏极及该第二场效应挂M2的漏极共同连接该第一反相器inv1的输入端。该时钟信号输入端Clk_in与该第二场效应管M2的栅极相连,该第二场效应管M2的源级连接该接地端VSS。该第一反相器inv1的输出端与该时钟信号输出端Clk_out、该第二反相器inv2的输入端及该传输门TG1的输入端相连,该第二反相器inv2的输出端与该第三反相器inv3的输入端相连,该第三反相器inv3的输出端与该第一电阻R1的一端相连,该第一电阻R1的另一端与该运算放大器的正相输入端及该第一电容C1的一端相连,并输出一第一电压V1至该运算放大器的正相输入端,该第一电容C1的另一端连接该接地端VSS。该传输门TG1的输出端与该第四反相器inv4的输入端相连,该第四反相器inv4的输出端与该第二电阻R2的一端相连,该第二电阻R2的另一端与该运算放大器的反相输入端及该第二电容C2的一端相连,并输出一第二电压V2至该运算放大器的反相输入端,该第二电容C2的另一端连接该接地端VSS。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川和芯微电子股份有限公司,未经四川和芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110050848.1/2.html,转载请声明来源钻瓜专利网。