[发明专利]可补偿馈通电压的液晶显示面板有效
申请号: | 201110051051.3 | 申请日: | 2011-02-25 |
公开(公告)号: | CN102169264A | 公开(公告)日: | 2011-08-31 |
发明(设计)人: | 赖俊吉;陈晋玮;王参群;郑国兴;陈昱丞 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1368;H01L27/12 |
代理公司: | 隆天国际知识产权代理有限公司 72003 | 代理人: | 张浴月;刘文意 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 补偿 通电 液晶显示 面板 | ||
技术领域
本发明涉及一种液晶显示面板,尤其涉及一种可补偿馈通电压的液晶显示面板。
背景技术
液晶显示装置具有外型轻薄、耗电量少以及无辐射污染等特性,因此已被广泛地应用于电脑屏幕、行动电话、个人数字助理(PDA)、平面电视等电子产品上。液晶显示装置包含薄膜晶体管基板以及彩色滤光片基板,两片基板之间夹置液晶材料层,借由改变液晶材料层两端的电位差,即可改变液晶材料层内液晶分子的旋转角度,使得液晶材料层的透光性改变而显示出不同的影像。
请参考图1,图1为相关技术的薄膜晶体管液晶显示面板的示意图。显示面板10包含多条扫描线G1~Gm、多条数据线S1~Sn以及多个像素。每一像素包含一晶体管12、一存储电容14及一液晶电容16,晶体管12的栅极与漏极间存在一寄生电容18。以扫描线G1及数据线S1连接的像素为例,晶体管12的栅极电性连接于扫描线G1,晶体管12的源极电性连接于数据线S1,晶体管12的漏极电性连接于像素电极,也就是存储电容14以及液晶电容16的第一端。液晶电容16为显示面板10的二基板夹置液晶材料层所形成的等效电容,施加于液晶电容16的第一端的电压称为像素电压,存储电容14用来存储像素电压直到下一次数据信号的输入。施加于液晶电容16的第二端的电压为共同电压VCOM,通常存储电容16的第二端的电压Vcst亦为共同电压VCOM,有些设计者会借由调整存储电容16的电压Vcst以得到不同的显示特性。
请参考图2,图2为图1的显示面板10的电压波形图。当扫描线电压22由Vgl升高至Vgh时,开启晶体管12,数据线电压24于扫描线电压22的工作时间(duty time)Ton内对像素电极充电,像素电压由Vdl升至Vdh,经过扫描线电压22的工作时间Ton后,扫描线电压22下降至Vgl,此时关闭晶体管12,因此数据线无法继续充电。当数据线电压24由Vdh降为Vdl时,存储电容16将像素电压保持在Vdh,使得像素电压26不会立刻下降至Vdl。然而,当扫描线电压22由Vgh下降至Vgl时,由于寄生电容18的耦合,使得像素电压26下拉一馈通电压(feed-through voltage)ΔVp。因此,像素电压26与共同电压VCOM便存在馈通电压ΔVp,造成薄膜晶体管液晶显示器的画面闪烁(flicker)。
发明内容
因此,本发明的一目的在于提供一种可补偿馈通电压(feed-through voltage)的液晶显示面板,以解决上述的问题。
本发明提供一种可补偿馈通电压的液晶显示面板,包含一第一子像素、一第二子像素以及一第三子像素。该第一子像素包含一第一存储电容以及一第一薄膜晶体管。该第一薄膜晶体管具有一第一端电性连接于一第一数据线,一第二端电性连接于该第一存储电容,以及一控制端电性连接于一第一扫描线,该第一薄膜晶体管的沟道宽度与沟道长度(W/L)具有一第一比值。该第二子像素包含一第二存储电容以及一第二薄膜晶体管。该第二薄膜晶体管具有一第一端电性连接于第一薄膜晶体管的第二端,一第二端电性连接于该第二存储电容,以及一控制端电性连接于一第二扫描线,该第二薄膜晶体管的沟道宽度与沟道长度具有一第二比值。该第三子像素包含一第三存储电容以及一第三薄膜晶体管。该第三薄膜晶体管具有一第一端电性连接于第二薄膜晶体管的第二端,一第二端电性连接于该第三存储电容,以及一控制端电性连接于一第三扫描线,该第三薄膜晶体管的沟道宽度与沟道长度具有一第三比值。
本发明另提供一种可补偿馈通电压的液晶显示面板,包含一第一子像素、一第二子像素以及一第三子像素。该第一子像素包含一第一存储电容以及一第一薄膜晶体管。该第一薄膜晶体管具有一第一端电性连接于一第一数据线,一第二端电性连接于该第一存储电容,以及一控制端电性连接于一第一扫描线,该第一薄膜晶体管的第二端与控制端之间具有一耦合电容值以及一第一补偿电容值。该第二子像素包含一第二存储电容以及一第二薄膜晶体管。该第二薄膜晶体管具有一第一端电性连接于第一薄膜晶体管的第二端,一第二端电性连接于该第二存储电容,以及一控制端电性连接于一第二扫描线,该第二薄膜晶体管的第二端与控制端之间具有该耦合电容值以及一第二补偿电容值。该第三子像素包含一第三存储电容以及一第三薄膜晶体管。该第三薄膜晶体管具有一第一端电性连接于第二薄膜晶体管的第二端,一第二端电性连接于该第三存储电容,以及一控制端电性连接于一第三扫描线,该第三薄膜晶体管的第二端与控制端的耦合电容之间具有该耦合电容值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110051051.3/2.html,转载请声明来源钻瓜专利网。