[发明专利]具有p埋层的横向沟道SOI LIGBT器件单元的制作方法有效

专利信息
申请号: 201110056336.6 申请日: 2011-03-10
公开(公告)号: CN102169831A 公开(公告)日: 2011-08-31
发明(设计)人: 张海鹏;齐瑞生;赵伟立;刘怡新;吴倩倩;孔令军;汪洋 申请(专利权)人: 杭州电子科技大学
主分类号: H01L21/329 分类号: H01L21/329;H01L21/762
代理公司: 杭州求是专利事务所有限公司 33200 代理人: 杜军
地址: 310018 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 具有 横向 沟道 soi ligbt 器件 单元 制作方法
【权利要求书】:

1.具有p埋层的横向沟道SOI LIGBT器件单元的制作方法,其特征在于该方法的具体步骤是:

步骤(1)采用厚膜SOI圆片,中间薄的隐埋绝缘层将半导体衬底与隐埋p型层完全隔离,隐埋p型层的上表面被n型顶层半导体完全覆盖;其中,隐埋p型层具有逆向杂质浓度分布,均匀掺杂的n型顶层半导体用于制作器件和电路;

步骤(2)将抛光好的n型顶层半导体经第一次氧化、第一次氮化、第一次刻蚀形成隔离区窗口,将隔离区中的n型顶层半导体采用深槽隔离技术去除,形成隔离绝缘层与隐埋绝缘层结合为一体的隔离氧化层,将n型顶层半导体隔离为多个硅岛;

步骤(3)在硅岛上刻蚀出相互平行、且垂直于隔离绝缘层的窗口,通过窗口掺入与n型顶层半导体导电类型要求相同的杂质,获得一种浓度更高的与n型顶层半导体导电类型相同的半导体区域作为缓冲区,并去除顶层半导体表面裸露的绝缘层;

步骤(4)将顶层半导体第二次氧化、第三次刻蚀形成相互平行、且垂直于隔离绝缘层的窗口,其中一半位于缓冲区内,另一半位于缓冲区之间,在相邻的两个窗口之间形成场氧化绝缘层;进行薄栅氧化形成栅氧化层,淀积多晶硅,第四次刻蚀在位于缓冲区之间的窗口中形成多晶硅栅极、在紧邻多晶硅栅极的场氧化绝缘层上表面一小部分形成与多晶硅栅极连为一体的多晶硅栅场板和多晶硅互连线,第五次刻蚀形成阱掺杂窗口,然后进行阱注入掺杂并高温退火推进位于缓冲区之间的窗口中形成与n型顶层半导体导电类型相反的具有一定杂质浓度分布的阱区和位于缓冲区之内的阳极区;

步骤(5)进行第六次刻蚀形成阱区内的源极区掺杂窗口,同时形成阳极区之内的阳极短路点掺杂窗口,进行与阱区和阳极区杂质类型相反的重掺杂,并退火形成重掺杂源区和贯穿阳极区的重掺杂阳极短路点,导电类型与阱区的相反;

步骤(6)进行第七次刻蚀形成阱区欧姆接触掺杂窗口和阳极区欧姆接触掺杂窗口,并进行与阱区和阳极区杂质类型相同的重掺杂和快速热退火形成这两种区域的重掺杂欧姆接触,导电类型与阱区的相同;

步骤(7)进行第八次刻蚀形成电极引线接触孔窗口,接着进行金属薄膜生长或淀积,并进行第九次刻蚀形成金属电极引线、金属场板、金属互连线和压焊点;

步骤(8)淀积钝化层,刻蚀金属压焊点接触窗口,进行引脚压焊及封装。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110056336.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top