[发明专利]可编程序直接插入式延迟锁定环路无效
申请号: | 201110059348.4 | 申请日: | 2004-12-22 |
公开(公告)号: | CN102195644A | 公开(公告)日: | 2011-09-21 |
发明(设计)人: | M·U·拉施德 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 朱海煜;蒋骏 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 程序 直接 插入 延迟 锁定 环路 | ||
1.一种设备,包括:
参考时钟;
参考反馈电路,其锁定到参考时钟,并形成粗糙单位延迟;
延迟电路,其复制该单位延迟和参考反馈电路的偏置电压,并基于该单位延迟产生多个粗糙延迟边缘;和
相位插入器,其在粗糙延迟边缘之间内插,用以产生精细的延迟。
2.如权利要求1中所述的设备,其中参考反馈电路包括延迟单元,每个延迟单元都覆盖参考时钟的延迟。
3.如权利要求2中所述的设备,其中参考反馈电路在整个功率、电压和温度下维持单元延迟。
4.如权利要求2中所述的设备,其中参考反馈电路产生与工作点相对应的偏置电压。
5.如权利要求4中所述的设备,其中延迟电路使用与参考反馈电路相同的延迟单元和偏置电压。
6.如权利要求1中所述的设备,其中延迟电路产生等间距的延迟边缘。
7.如权利要求6中所述的设备,进一步包括:
选择相邻边缘的多个多路复用器。
8.如权利要求7中所述的设备,其中该多个多路复用器包括偶数的和奇数的相位选择多路复用器。
9.如权利要求7中所述的设备,其中选定的相邻边缘被提供给相位插入器,用于在选定的相邻边缘之间产生单位延迟。
10.如权利要求2中所述的设备,其中参考反馈电路产生并维持用于每个延迟单元的粗糙延迟。
11.一种设备,包括:
延迟电路,用以产生具有与数据选通信号不同的相位的多个延迟选通边缘信号;和
相位插入器,其由该多个延迟选通边缘信号产生具有中间相的新的延迟选通边缘信号,其中用以产生具有与数据选通信号不同的相位的多个延迟选通边缘信号的延迟电路进一步包括:
单个的主环路电路,其包括n个主延迟元件,该主环路电路锁定到参考时钟,并产生一组与工作点相对应的偏置电压;
从延迟电路,其包括
从主延迟元件复制的n个从延迟元件,使得由主环路来控制单个延迟,其中数据选通经过从延迟元件,并产生等间距的延迟边缘;
多路复用器,用于由从延迟元件中选择相邻的延迟边缘;和
相位插入器,用以接收选定的相邻延迟边缘,并在选定的相邻延迟边缘之间内插,以产生多个精确的延迟边缘。
12.如权利要求11中所述的设备,进一步包括:
选择电路,用以从该多个延迟选通边缘信号中选择相邻的延迟选通边缘信号。
13.如权利要求11中所述的设备,其中通过配置位可选择精确的延迟边缘。
14.如权利要求11中所述的设备,其中主环路电路进一步包括反馈环路,以在整个过程、电压和温度下维持单元延迟。
15.如权利要求11中所述的设备,其中,在存储器设备的读出模式中提供数据选通信号。
16.如权利要求15中所述的设备,其中,存储器设备是双数据率(DDR)随机存取存储器(RAM)。
17.一种方法,包括:
利用参考反馈电路形成粗糙单位延迟;
复制该单位延迟和参考反馈电路的偏置电压,并根据延迟电路中的单位延迟产生多个粗糙延迟边缘;
选择相邻的粗糙延迟边缘;和
在选定的相邻粗糙延迟边缘之间内插以产生精确延迟。
18.如权利要求17中所述的方法,进一步包括:
产生与工作点相对应的偏置电压。
19.如权利要求17中所述的方法,其中,复制该单位延迟并根据延迟电路中的单位延迟产生多个粗糙延迟边缘进一步包括:
在延迟电路中使用与参考反馈电路相同的延迟单元和偏置电压。
20.如权利要求17中所述的方法,进一步包括:
在延迟电路中产生等间距的延迟边缘。
21.如权利要求17中所述的方法,进一步包括:
选择考虑了系统留裕量能力的延迟代码。
22.如权利要求21中所述的方法,其中,选择考虑了系统留裕量能力的延迟代码进一步包括:
进行校准过程、走查代码设定并在引导过程中确定最佳设定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110059348.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:薄膜破碎清洗线
- 下一篇:平面薄板吸附固定系统