[发明专利]可实现DRAM自复位的方法及可自复位的DRAM无效

专利信息
申请号: 201110077209.4 申请日: 2011-03-29
公开(公告)号: CN102270500A 公开(公告)日: 2011-12-07
发明(设计)人: 余作明 申请(专利权)人: 西安华芯半导体有限公司
主分类号: G11C16/02 分类号: G11C16/02;G11C16/20
代理公司: 西安智邦专利商标代理有限公司 61211 代理人: 徐平;王少文
地址: 710055 陕西省西安*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 实现 dram 复位 方法
【说明书】:

技术领域

发明涉及计算机存储领域,尤其涉及动态随机存取存储器。

背景技术

关门狗(Watch Dog Timer)广泛应用于计算机领域,内置于中央处理器(CPU)或微控制器(MCU)中,包括时钟、计数器、计数器复位电路,计数器复位信号来自CPU或MCU的指定指令。当中央处理器或微控制器处于非正常工作状态,并不能自我恢复时,隔一段时间后,关门狗可以自动重启中央处理器或微控制器,使系统重新正常工作。

但是,当DRAM处于非正常工作状态时,自己不能自我恢复,需要内存控制器进行控制;或者整个计算机系统重新断电,上电。这种自我恢复的方法无法适应DRAM所面临的各种异常情况或非法指令。

发明内容

本发明目的是提供一种可实现DRAM自复位的方法及可自复位的DRAM,可实现DRAM在多种情况下的自复位。

本发明的技术解决方案是:

第一种可实现DRAM自复位的方法,包括以下步骤:

1】内部或外部时钟驱动DRAM内置计数器计数;

2】用“无异常情况”信号、“无非法指令”信号或“指定指令”信号控制DRAM内置计数器的复位;

3】用计数器溢出信号作为DRAM的复位信号。

上述步骤3用计数器溢出信号作为DRAM的复位信号是采用如下方式实现的:

将计数器溢出信号和DRAM的内部复位信号进行或运算后作为DRAM的新内部复位信号;所述DRAM的内部复位信号由DRAM外部上电复位信号生成、或者由DRAM外部复位信号与DRAM外部上电复位信号进行与运算后生成。

上述方法还可包括以下步骤:将计数器溢出信号作为DRAM的复位信号的同时反馈至内存控制器。

第二种可实现DRAM自复位的方法,包括以下步骤:

1】内部或外部时钟驱动DRAM内置计数器计数;

2】用“无异常情况”信号、“无非法指令”信号、“指定指令”信号中的至少两种信号进行“与运算”后控制DRAM内置计数器的复位;

3】用计数器溢出信号作为DRAM的复位信号。

上述步骤3用计数器溢出信号作为DRAM的复位信号是采用如下方式实现的:

将计数器溢出信号和DRAM的内部复位信号进行或运算后作为DRAM的新内部复位信号;所述DRAM的内部复位信号由DRAM外部上电复位信号生成、或者由DRAM外部复位信号与DRAM外部上电复位信号进行与运算后生成。

上述方法还可包括以下步骤:将计数器溢出信号作为DRAM的复位信号的同时反馈至内存控制器。

第一种可自复位的DRAM,包括DRAM,其特殊之处是:还包括内置的关门狗电路,所述关门狗电路的输出端接DRAM的复位端或上电复位端。

上述关门狗电路包括接口单元和计数器单元;所述计数器单元的输入端接时钟信号;所述接口单元包括“无异常情况”接口、“无非法指令”接口或“指定指令”接口,所述接口单元的输出端与计数器单元的复位端相连,所述计数器单元的输出端与DRAM的复位端或上电复位端相连。

上述关门狗电路还可包括内置的时钟单元,所述时钟单元的输出端接计数器单元的输入端;所述计数器单元的输出端与内存控制器的反馈信号输入端相连。

第二种可自复位的DRAM,包括DRAM,其特殊之处是:还包括内置的关门狗电路,所述关门狗电路的输出端接DRAM的复位端或上电复位端。

上述关门狗电路包括接口单元和计数器单元;所述计数器单元的输入端接时钟信号;所述接口单元包括“无异常情况”接口、“无非法指令”接口或“指定指令”接口中的两种或三种,所述接口单元的输出端通过“与”门后与计数器单元的复位端相连,所述计数器单元的输出端与DRAM的复位端或上电复位端相连。

上述关门狗电路还可包括内置的时钟单元,所述时钟单元的输出端接计数器单元的输入端;所述计数器单元的输出端与内存控制器的反馈信号输入端相连。

本发明的优点:

1、当本发明可自复位的DRAM处于异常状况,并且不能自我恢复以正常工作时,关门狗可对其复位,使其重新正常工作。

2、本发明可自复位的DRAM不需要内存控制器进行控制,也不需要整个计算机系统重新断电,上电。

3、本发明可自复位的DRAM只需要在整个DRAM中增加极小的比例的关门狗电路。

附图说明

图1是本发明可自复位的DRAM的工作原理图;

图2是带复位端的DRAM自复位的工作原理图;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安华芯半导体有限公司,未经西安华芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110077209.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top