[发明专利]一种自容式铱星卫星数据多路传输终端装置无效

专利信息
申请号: 201110140354.2 申请日: 2011-05-27
公开(公告)号: CN102208936A 公开(公告)日: 2011-10-05
发明(设计)人: 蔡文郁;陈中江;王晖;叶益阳;江晓 申请(专利权)人: 杭州电子科技大学
主分类号: H04B7/185 分类号: H04B7/185
代理公司: 杭州求是专利事务所有限公司 33200 代理人: 杜军
地址: 310018 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 铱星 卫星 数据 传输 终端 装置
【说明书】:

技术领域

发明属于电子信息技术领域,涉及一种具有数据自存储能力和四路串行数据接口的铱星卫星数据传输终端装置。

背景技术

铱星卫星通信作为一种具有全球覆盖范围的广泛的通信方式,比较于其他通信方式,不受天气、高度、电离层、距离等不稳定因素的制约,无论在任何地方都能够保证数据通讯的信号强度,具有非常广泛的适用场合,特别适合应用于海洋、高山、沙漠、孤岛、冰川、极地等边远偏僻、通信不发达的区域,成为石油勘探、工业控制、地质调查、工程勘察、科考探险、海洋环境监测、灾害监测预报、海事紧急救援、船舶安全报警系统、抢险救灾、突发事件处理、应急救援指挥等辅助通信功能。通常情况下,用户在使用铱星卫星数据传输功能时,需要了解和掌握复杂的SBD(短消息数据)传输过程和协议,以及相应的AT指令集,这种苛刻的需求对一般用户具有非常大的难度;而直接使用经过二次开发的铱星卫星SBD透明数传模块,用户可以无需掌握SBD传输过程和协议指令,直接进行串口等物理信号连接即可实现透明数据传输,但是这种方式无法实现发送数据的重传,也无法实现传输数据的本地存储记录,有些情况下还需要对铱星卫星SBD透明数传模块进行繁琐的配置。

发明内容

根据现有铱星卫星通信的数据传输不可靠、数据差错无法可靠重传、接口指令过多使用不方便等问题,本发明提供了一种透明、可靠、便捷的铱星卫星传输终端装置。

一种自容式铱星卫星数据多路传输终端装置由电源模块、核心处理模块、4路串口数据接口、铱星卫星串行接口、SD卡存储模块、RTC实时时钟模块、铱星SBD 9522B模块和卫星天线组成,其中铱星SBD 9522B模块和卫星天线直接采购现成模块。

所述的电源模块包括第一稳压管D1、正向二极管D2、第一滤波电容C1、第二滤波电容C2、电源稳压芯片IC1,第二稳压管D3,输出电感L1,第三滤波电容C3、第四滤波电容C4组成;第一稳压管D1的阴极与输入电压12V连接,阳极与地连接;正向二极管D2的阳极与直流12V输入电压连接,阴极与电源稳压芯片IC1的管脚1连接;第一滤波电容C1的正极与正向二极管D2的阴极连接,负极与地连接;第二滤波电容C2的正极与正向二极管D2的阴极连接,负极与地连接;电源稳压芯片IC1的管脚3和管脚5与地连接;第二稳压管D3的阴极与电源稳压芯片IC1的管脚2连接,阳极与地连接;输出电感L1的一端与电源稳压芯片IC1的管脚2连接,另一端与直流5V输出端VCC连接;第三滤波电容C3的正极与直流5V输出端VCC连接,负极与地连接;第四滤波电容C4的正极与直流5V输出端VCC连接,负极与地连接;直流5V输出端VCC与第二稳压管芯片IC2的管脚3连接,第二稳压管芯片IC2的管脚1与地连接,第二稳压管芯片IC2的管脚2和管脚4与3.3V输出端VDD连接。

所述的核心处理模块包括处理器芯片IC3、高频晶振Y1、第一起振电容C5、第二起振电容C6、低频晶振Y2、第三起振电容C7、第四起振电容C8;第一起振电容C5的一个端口与高频晶振Y1第一个端口连接,另一个端口与地连接,第二起振电容C6一个端口与高频晶振Y1第一个端口连接,另一个端口与地连接;高频晶振Y1的一个端口与处理器芯片IC3的管脚12连接,另一个端口与处理器芯片IC3的管脚13连接;第三起振电容C7一个端口与低频晶振Y2第一个端口连接,另一个端口与地连接,第四起振电容C8一个端口与低频晶振Y2第一个端口连接,另一个端口与地连接;低频晶振Y2的一个端口与处理器芯片IC3的管脚8连接,另一个端口与处理器芯片IC3的管脚9连接;处理器芯片IC3的管脚10、管脚27、管脚49、管脚74、管脚99、管脚19与地连接;处理器芯片IC3的管脚11、管脚28、管脚50、管脚75、管脚100、管脚22与3.3V输出端VDD连接;处理器芯片IC3与SD卡存储模块通过SPI总线连接,管脚56与SD卡存储模块的SD_CS连接,管脚57与SD卡存储模块的SD_PWR连接,管脚30与SD卡存储模块的SPI_CLK连接,管脚31与SD卡存储模块的SPI_MISO连接,管脚32与SD卡存储模块的SPI_MOSI连接;处理器芯片IC3与RTC实时时钟模块通过I2C总线连接,管脚64与RTC实时时钟模块的SDA_IO连接,管脚65与RTC实时时钟模块的SCL_IO连接,管脚66与RTC实时时钟模块的INT_IO连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110140354.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top