[发明专利]协处理器和主处理器共享存储器的系统及访问方法有效

专利信息
申请号: 201110145748.7 申请日: 2011-06-01
公开(公告)号: CN102226895A 公开(公告)日: 2011-10-26
发明(设计)人: 林哲民 申请(专利权)人: 展讯通信(上海)有限公司
主分类号: G06F15/167 分类号: G06F15/167;G06F13/16
代理公司: 上海和跃知识产权代理事务所 31239 代理人: 孟建勇
地址: 201203 上海市浦东新区张*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 处理器 共享 存储器 系统 访问 方法
【说明书】:

技术领域

发明涉及存储器的共享,尤其是一种协处理器和主处理器共享存储器的系统及访问方法。

背景技术

目前不少智能手机,其通信子系统和应用处理器(AP,Application Processor)子系统采用的是独立的存储器方案。随着技术的发展,AP芯片的速率越来越快,并且所配置的双倍数据速率/同步动态随机存储器(DDR/SDR memory)的容量越来越大,速度越来越快。而对于通信子系统来说,其存储器的容量和带宽基本上是固定,因此,可以将AP子系统的DDR/SDR的带宽分出一部分给通信子系统使用。而目前一些AP子系统和通信子系统(Modem)共享存储器的方案需要采用特殊的接口(例如C2C接口),这些接口在目前大多数Modem芯片上是不支持的;而实际上绝大部分的2.5G/3G 芯片是支持NOR/SRAM接口的,特别是对于GSM、GPRS、TD-SCDMA、T-DMB, CMMB芯片,对外部存储器的带宽的要求不是很高,采用突发(BURST)模式的NOR/SRAM接口是可以满足其系统要求的。

发明内容

本发明的目的在于提供一种通过NOR/SRAM接口实现主处理器(例如AP芯片)和协处理器(例如通信芯片)之间的存储器共享的系统与相应的协处理器通过主处理器访问存储器的方法。

为了实现本发明的目的,本发明提供了一种协处理器和主处理器共享存储器的系统,包括协处理器、主处理器及存储器;协处理器设有一个支持NOR/SRAM 主动访问的接口,主处理器设有一个支持DDR/SDR 主动访问的接口和一个支持NOR/SRAM 被动访问的接口,协处理器支持NOR/SRAM 主动访问的接口和主处理器支持NOR/SRAM被动访问的接口连接,协处理器通过此二接口访问主处理器的 DDR/SDR主动访问接口控制的SDRAM或者DDR存储器。

在上述系统中,主处理器和协处理器通过下述信号及模式实现通信及控制:

(1)主处理器通过Power on 信号控制协处理器的开机或者关机;主处理器通过AP wakeup 信号通知协处理器进入或者退出睡眠模式;协处理器通过MDM wakeup 信号通知主处理器进入或者退出睡眠模式。

(2)支持NOR/SRAM的接口采用地址数据多路复用模式。

(3)协处理器通过SRAM接口访问DDR/SDR存储器,采用SRAM接口中的 WAIT/RDY信号控制延迟不确定性。

(4)SRAM接口采用突发模式以及长的突发长度。

(5)NOR/SRAM接口具有片选功能。

进一步地,为了实现本发明的目的,本发明提供了一种协处理器通过主处理器访问存储器的方法,包括如下步骤:

步骤一,协处理器采用NOR/SRAM时序操作主处理器的NOR/SRAM 被动访问接口;

步骤二,主处理器根据接收到的信号,提取要访问的地址信号等,并通过WAIT/RDY指示信号让协处理器的NOR/SRAM主动访问接口进入等待状态;

步骤三,主处理器将提取的地址信号转换成DDR/SDR的物理地址,并且发送命令给主处理器的DDR/SDR 主动访问接口;

步骤四,主处理器通过DDR/SDR 主动访问接口读取相应地址空间的内容,并且把它发送给被动访问接口;

步骤五,主处理器的被动访问接口通过WAIT/RDY指示信号让协处理器读走所要的数据。

进一步地,为了实现本发明的目的,本发明提供了另一种协处理器通过主处理器访问存储器的方法,包括如下步骤:

步骤一,协处理器采用NOR/SRAM时序操作主处理器的NOR/SRAM 被动访问接口;

步骤二,主处理器的被动访问接口收集协处理器写过来的地址和数据;

步骤三,主处理器将收集到的地址信号转换成DDR/SDR的物理地址,并且发送命令给主处理器的DDR/SDR 主动访问接口,向SDR/DDR指定的地址写数据;

步骤四,主处理器通过DDR/SDR 主动访问接口将数据写到指定的DDR/SDR地址空间。

与现有技术相比较,本发明通过协处理器支持NOR/SRAM 主动访问的接口和主处理器支持NOR/SRAM被动访问的接口连接,协处理器通过此二接口访问主处理器的 DDR/SDR主动访问接口控制的SDRAM或者DDR存储器,这样协处理器就不需要单独的外部存储器,从而降低了系统的成本。

附图说明

图1是实施本发明的协处理器和主处理器共享存储器的系统的连接示意图。

图2是实施本发明的系统中的协处理器通过主处理器访问存储器的一种方法的流程图。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于展讯通信(上海)有限公司,未经展讯通信(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110145748.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top