[发明专利]一种动态可重构阵列时序控制的方法无效
申请号: | 201110152237.8 | 申请日: | 2011-06-08 |
公开(公告)号: | CN102214157A | 公开(公告)日: | 2011-10-12 |
发明(设计)人: | 王延升;刘雷波;朱敏;戚斌;杨军;曹鹏;时龙兴;尹首一;魏少军 | 申请(专利权)人: | 清华大学 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 北京润泽恒知识产权代理有限公司 11319 | 代理人: | 苏培华 |
地址: | 100084*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 动态 可重构 阵列 时序 控制 方法 | ||
技术领域
本发明涉及嵌入式系统领域,特别是涉及一种动态可重构阵列时序控制的方法。
背景技术
目前动态可重构处理器是一种新生的处理器构架,其较之以往的单核处理器、专用芯片、现场可编程逻辑阵列有着显著的优势,是未来电路结构发展的一个方向。
动态可重构处理器有以下优势,逐渐得到了嵌入式系统领域科研人员的广泛关注,并投入了大量的研究工作。
第一,动态可重构处理器可以实现对数据流的高速处理;
动态可重构处理器内往往含有多个算术逻辑单元,且数量巨大,称之为众核阵列;同时阵列内部配以灵活度高的路由单元,实现算术逻辑单元之间多样化的互联。因此,经路由单元连接后的众核阵列可实现对数据流的高速处理。动态可重构处理器的对数据流的高速处理这一点,不仅相对于较传统的单核以及少核处理器在性能上有着巨大的优势;同时,相对于较固化的专用电路在灵活性上也有着巨大的优势。
第二,动态可重构处理器具有动态的特点,可以实现在电路运行过程中动态的切换电路的功能;
动态可重构处理器具有动态的特点,这种动态的特点是通过动态可重构电路实现的,这种动态可重构电路的电路结构变为分块映射,块与块之间采取动态切换的方式;这种动态可重构电路具有在电路运行过程中可动态的切换电路的功能;这种动态可重构电路实现了通过时分复用的方式来减少了电路的规模。而传统的现场可编程逻辑阵列为静态可重构电路,这种静态可重构电路并不改变电路结构和功能,电路的结构仍然为全映射,电路功能只是在电路运行之前烧写电路功能,对电路进行初始化。
可重构阵列的时序控制用于对于确保某应用实现过程中多个子系统之间的协调一致地工作,对于应用的实现有重要作用,在时序控制中必须保证系统的实时性、高可靠性和稳定性。
动态可重构阵列是动态可重构处理器的核心运算部件,如何实现动态可重构阵列中的处理单元阵列按照规定的顺序执行操作,即,实现动态可重构阵列的时序控制。目前,还没有找到一种有效的方法可以实现动态可重构阵列的时序控制。
总之,需要本领域技术人员迫切解决的一个技术问题就是:如何找到一种有效的方法来实现动态可重构阵列的时序控制。
发明内容
本发明所要解决的技术问题是提供一种动态可重构阵列时序控制的方法,这种动态可重构阵列时序控制的方法,能够实现处理单元阵列按照规定的顺序执行操作,从而为正确实现数据流图所描述的功能提供了保障。
为了解决上述问题,本发明公开了一种动态可重构阵列时序控制的方法,包括:
设置对动态可重构阵列进行时序控制的参数;
控制器对动态可重构阵列进行时序控制。
优选的,所述设置对动态可重构阵列进行时序控制的参数的步骤,包括:
设置数据输入时间;
设置运算时间;
设置数据输出时间;
设置循环间隔;
设置循环次数;
其中,
所述数据输入时间是指处理单元阵列从输入缓存器读入当前运算需要的全部数据所花费的拍数;
所述运算时间是指处理单元阵列执行数据流图映射的操作所花费的拍数;
所述数据输出时间是指处理单元阵列向输出缓存器输出当前运算的运算结果所花费的拍数;
所述循环间隔是指当前数据输入结束到下一次数据输入开始时间间隔的拍数;
所述循环次数是指一张数据流图映射的操作在处理单元阵列上执行的次数。
优选的,所述运算时间的长短是由数据流图的关键路径的长度决定的。
优选的,所述循环次数为一次时,表征当前运算是单循环运算。
优选的,所述循环次数为两次或两次以上时,表征当前运算是多循环运算。
优选的,所述控制器对动态可重构阵列进行时序控制的步骤,包括:
通过单循环运算的方式,控制器对动态可重构阵列进行时序控制;
通过多循环运算的方式,控制器对动态可重构阵列进行时序控制。
优选的,所述通过单循环运算的方式,控制器对动态可重构阵列进行时序控制的步骤,包括:
控制器发出数据输入信号,数据由输入缓存器传输到处理单元阵列;
当数据输入时间结束后,控制器发出运算信号,处理单元阵列开始运算;
当运算时间结束后,控制器发出数据输出信号,运算结果由处理单元阵列传输到输出缓存器。
优选的,所述通过多循环运算的方式,控制器对动态可重构阵列进行时序控制的步骤,包括:
控制器发出数据输入信号,数据由输入缓存器传输到处理单元阵列;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110152237.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:母端子组件
- 下一篇:一种胶原蛋白滴眼液及其制备方法