[发明专利]基于容错的IDEA全流水硬件加密方法无效

专利信息
申请号: 201110177502.8 申请日: 2011-06-28
公开(公告)号: CN102355349A 公开(公告)日: 2012-02-15
发明(设计)人: 窦勇;李荣春;倪时策;吕启;胡绵江 申请(专利权)人: 中国人民解放军国防科学技术大学
主分类号: H04L9/06 分类号: H04L9/06
代理公司: 湖南省国防科技工业局专利中心 43102 代理人: 冯青
地址: 410073 *** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 容错 idea 流水 硬件 加密 方法
【权利要求书】:

1.基于容错的IDEA全流水硬件加密方法,其特征在于,该方法包括两个步骤:首先在每次计算结果产生时对结果进行海明码编码,在每次计算需要操作数时,对寄存器中已编码的数据进行海明码解码,从而使得数据在寄存器传输过程中具有容错能力;其次,对运算部件进行三模冗余加固,即将运算的结构单元复制三份,同时进行计算,采用多数表决的方式进行仲裁,将多数相同的结果作为最后的计算结果。

2.根据权利要求1所述的基于容错的IDEA全流水硬件加密方法,其特征在于,对数据分组进行8轮加密迭代计算和最后的转换计算总共被分解为107级流水线,把能够同时执行的运算放入同一级流水线上计算,在流水线实现时,每级流水线利用寄存器将输出数据寄存,对于跨一级流水线的计算数据,利用寄存器进行传递寄存,这样使得数据正确地在流水线中传递,并通过数据有效位标志本节拍的计算结果是否有效。

3.根据权利要求1所述的基于容错的IDEA全流水硬件加密方法,其特征在于,容错设计包括两步骤:一是对流水线中寄存器寄存数据进行汉明编码,通过信息冗余的方式对数据进行容错设计;二是对流水线中所有的运算单元实现三模冗余,通过一个三输入的表决器实现对计算结果的容错设计。

4.根据权利要求1所述的基于容错的IDEA全流水硬件加密方法,其特征在于,第一步容错设计为:对于流水线数据的寄存,为了防止在流水寄存过程中出现比特翻转的情况,在寄存器的输入端进行汉明编码,而在寄存器的输出端进行汉明解码。

5.根据权利要求1所述的基于容错的IDEA全流水硬件加密方法,其特征在于,第二步容错设计为:对流水线中每一个计算单元进行三模冗余,并在最后通过一个按位三模表决器确定计算结果。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科学技术大学,未经中国人民解放军国防科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110177502.8/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code