[发明专利]一种龙芯主板单路CPU和双路SMP架构的实现方法无效
申请号: | 201110204993.0 | 申请日: | 2011-07-21 |
公开(公告)号: | CN102262609A | 公开(公告)日: | 2011-11-30 |
发明(设计)人: | 邵宗有;刘新春;杨晓君;郑臣明;王晖;王英;柳胜杰;姚文浩;郝志彬;梁发清 | 申请(专利权)人: | 曙光信息产业(北京)有限公司 |
主分类号: | G06F15/177 | 分类号: | G06F15/177 |
代理公司: | 北京安博达知识产权代理有限公司 11271 | 代理人: | 徐国文 |
地址: | 100084 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 主板 cpu smp 架构 实现 方法 | ||
1.一种龙芯主板单路CPU和双路SMP架构的实现方法,其特征在于:通过跳线帽调整龙芯CPU管脚来实现单路与双路切换。
2.如权利要求1所述的方法,其特征在于:所述龙芯CPU的管脚为3个,每个管脚有3根跳线。
3.如权利要求2所述的方法,其特征在于:所述跳线分别为高电平跳线,低电平跳线和信号线。
4.如权利要求1所述的方法,其特征在于:所述单路CPU的切换方法为把JP1和JP6的信号线和低电平跳线用跳线帽短接上,高电平跳线悬空。
5.如权利要求1所述的方法,其特征在于:所述双路SMP架构的切换方法为:
第一步:JP1和JP6的信号线和高电平跳线用跳线帽连接上,低电平跳线悬空;
第二步:JP2和JP3的信号线和低电平跳线用跳线帽连接上,高电平跳线悬空;
第三步:JP4的信号线和低电平跳线用跳线帽连接,高电平跳线悬空;JP5的高电平跳线和信号线用跳线帽连接,低电平跳线悬空。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于曙光信息产业(北京)有限公司,未经曙光信息产业(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110204993.0/1.html,转载请声明来源钻瓜专利网。