[发明专利]提高FPGA存储器利用率的方法和装置有效

专利信息
申请号: 201110248051.2 申请日: 2011-08-26
公开(公告)号: CN102955744A 公开(公告)日: 2013-03-06
发明(设计)人: 许俊 申请(专利权)人: 盛科网络(苏州)有限公司
主分类号: G06F12/06 分类号: G06F12/06
代理公司: 苏州威世朋知识产权代理事务所(普通合伙) 32235 代理人: 杨林洁;陆敏勇
地址: 215021 江苏省苏州市苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 提高 fpga 存储器 利用率 方法 装置
【权利要求书】:

1.一种提高FPGA存储器利用率的方法,其特征在于:该方法包括以下步骤:

S1、输入一原始数据;

S2、切分所述原始数据的宽度得到若干被切分数据,并将所述被切分数据存储于一块状存储器中;

S3、从所述块状存储器中读取所述被切分数据,将所述被切分数据拼接成所述原始数据进行输出。

2.根据权利要求1所述的提高FPGA存储器利用率的方法,其特征在于,在第一时钟域中,输入一原始数据;在第二时钟域中,切分所述原始数据的宽度得到若干被切分数据,并将所述被切分数据存储于一块状存储器中,所述第一时钟域比所述第二时钟域慢。

3.根据权利要求2所述的提高FPGA存储器利用率的方法,其特征在于,在第一时钟域中,从所述块状存储器中读取所述被切分数据,将所述被切分数据拼接成所述原始数据进行输出。

4.根据权利要求3所述的提高FPGA存储器利用率的方法,其特征在于,所述步骤S2中“切分所述原始数据的宽度得到若干被切分数据”具体为:将所述原始数据的宽度按照所述块状存储器的宽度切分成若干等份。

5.根据权利要求4所述的提高FPGA存储器利用率的方法,其特征在于,所述步骤S2中,所述第二时钟域对所述第一时钟域进行采样,当采样到所述第一时钟域的一个下降沿的同时,对写信号进行判断,若写信号有效,则进行切分所述原始数据的过程。

6.根据权利要求4所述的提高FPGA存储器利用率的方法,其特征在于,所述步骤S3具体为:按照原始数据的宽度,从所述块状存储器中连续读取若干组切分数据并依次拼接,得到所述原始数据。

7.根据权利要求6所述的提高FPGA存储器利用率的方法,其特征在于,所述步骤S3中,所述第二时钟域对所述第一时钟域进行采样,当采样到所述第一时钟域的一个下降沿的同时,对读信号进行判断,若读信号有效,则进行将存储的切分数据拼接成所述原始数据的过程。

8.一种提高FPGA存储器利用率的装置,其特征在于,该装置包括:

输入单元:用于输入一原始数据;

切分单元:用于切分所述原始数据的宽度得到若干被切分数据,并将所述被切分数据存储于一块状存储器中;

输出单元:用于从所述块状存储器中读取所述被切分数据,将所述被切分数据拼接成所述原始数据进行输出。

9.根据权利要求8所述的提高FPGA存储器利用率的装置,其特征在于,所述输入单元工作于第一时钟域,所述切分单元工作于第二时钟域,所述第一时钟域比所述第二时钟域慢。

10.根据权利要求9所述的提高FPGA存储器利用率的装置,其特征在于,所述输出单元工作于第二时钟域。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛科网络(苏州)有限公司,未经盛科网络(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110248051.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top