[发明专利]半导体器件无效
申请号: | 201110251361.X | 申请日: | 2011-08-25 |
公开(公告)号: | CN102403999A | 公开(公告)日: | 2012-04-04 |
发明(设计)人: | 青山森繁 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | H03L7/07 | 分类号: | H03L7/07;H03L7/197;H04L7/033 |
代理公司: | 中原信达知识产权代理有限责任公司 11219 | 代理人: | 孙志湧;穆德骏 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体器件 | ||
1.一种半导体器件,包括:
时钟和数据恢复电路,包括:相位跟踪环,所述相位跟踪环产生相位差信号,所述相位差信号指示从发送时钟产生的接收时钟与输入信号之间的相位超前或相位延迟,并使所述接收时钟的相位跟踪所述输入信号的相位;以及频率跟踪环,所述频率跟踪环执行控制以使所述接收时钟的频率跟踪所述输入信号的频率,所述时钟和数据恢复电路被构造为从所述输入信号提取数据信号以及对应于所述数据信号的同步时钟以及控制所述接收时钟的相位和频率;
频率误差调节器,所述频率误差调节器根据基于所述频率跟踪环中的所述相位差信号而产生的频率差信号来增大或减小由频率调节信号所指示的值;以及
振荡器,所述振荡器基于由所述频率调节信号所指示的值来提高或降低所述发送时钟的频率。
2.根据权利要求1所述的半导体器件,其中所述相位差信号通过一位来指示相位超前和相位延迟的每一个。
3.根据权利要求1所述的半导体器件,其中
所述时钟和数据恢复电路包括:
相位检测器,所述相位检测器检测所述接收时钟和所述输入信号之间的相位差,并更新由所述相位差信号所指示的极性值;
第一积分器,所述第一积分器基于所述相位差信号来增加或减少第一计数值,且当所述第一计数值达到预定值时输出第一上升信号和第一下降信号;
第二积分器,所述第二积分器基于所述第一上升信号和所述第一下降信号来增加或减少第二计数值,并输出所述第二计数值作为所述频率差信号;
模式发生器,所述模式发生器基于所述频率差信号以预定间隔来产生第二上升信号和第二下降信号;
混频器,所述混频器基于所述第一上升信号和所述第一下降信号以及所述第二上升信号和所述第二下降信号来产生相位选择信号;以及
相位内插器,所述相位内插器根据所述相位选择信号通过内插所述发送时钟的相位而选择相位,并输出结果时钟作为所述同步时钟,
所述相位跟踪环包括所述相位检测器、所述第一积分器、所述混频器以及所述相位内插器,并且
所述频率跟踪环包括所述相位检测器、所述第一积分器、所述第二积分器、所述模式发生器、所述混频器以及所述相位内插器。
4.根据权利要求3所述的半导体器件,其中
所述第一积分器通过外部提供的最大值控制信号被设定为所述预定值,并且
所述最大值控制信号用于将所述预定值设定为:所述预定值在所述发送时钟的频率满足预定稳定情况之前的值小于满足所述稳定情况之后的值。
5.根据权利要求1所述的半导体器件,其中所述频率误差调节器包括:
加法器,所述加法器将由所述频率差信号所指示的值与由先前时刻的所述频率调节信号所指示的值相加,并由此产生当前时刻的所述频率调节信号;以及
延迟电路,所述延迟电路延迟从所述加法器输出的所述频率调节信号并将经延迟的频率调节信号提供给所述加法器。
6.根据权利要求5所述的半导体器件,其中
所述频率误差调节器包括保持电路,所述保持电路在所述发送时钟的频率稳定的状态下存储由所述频率调节信号所指示的值,并且
所述延迟电路在初始状态下输出存储于所述保持电路中的所述值。
7.根据权利要求1所述的半导体器件,还包括发送器电路,所述发送器电路基于所述发送时钟发送发送数据。
8.根据权利要求1所述的半导体器件,其中
所述振荡器包括反馈环,所述反馈环基于基准时钟的频率来产生所述发送时钟并反馈所述发送时钟,并且
所述反馈环包括分频器,且所述频率调节信号被输入至所述分频器。
9.根据权利要求8所述的半导体器件,其中所述基准时钟从陶瓷谐振器输出或从能够控制其振荡频率的可变频率振荡器输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110251361.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:酒精回收系统的自动回流及出料控制装置
- 下一篇:轿车子午线轮胎胎面花纹