[发明专利]高速智能串口芯片无效
申请号: | 201110266882.2 | 申请日: | 2011-09-09 |
公开(公告)号: | CN102999458A | 公开(公告)日: | 2013-03-27 |
发明(设计)人: | 朱天成;王刚;朵慧智 | 申请(专利权)人: | 中国航天科工集团第三研究院第八三五七研究所 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 核工业专利中心 11007 | 代理人: | 高尚梅 |
地址: | 300141*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 智能 串口 芯片 | ||
1.一种高速智能串口芯片,包括:发送模块、发送存储器、接收模块、接收存储器,波特率发生器;其特征在于:
发送存储器包括:一个8位256K字节双口SRAM存储器;接收存储器用于存储串口接收模块接收的数据;当接收存储器接收一帧数据时,2个接收存储器采用轮流交替的方式进行数据存储。
2.如权利要求1所述的一种高速智能串口芯片,其特征在于:
上述波特率发生器产生16倍频的采样信号,用于发送/接收模块进行数据的发送和接收;其中采样接收信号的频率是此接收信号被发送时频率的16倍。
3.如权利要求2所述的一种高速智能串口芯片,其特征在于:所述的高速智能串口芯片还包括:接收数据监控存储器,上述的接收模块将接收到的数据同时存入接收存储器和接收数据监控存储器;接收数据监控存储器的数据能够被单独读取。
4.如权利要求3所述的一种高速智能串口芯片,其特征在于:高速智能串口芯片中的接收模块在接收串行通讯线由高变低之后开始对起始位、帧头等进行判断;当接收到正确的起始位和帧头之后,接收模块启动串行数据接收,将帧头和校验和去掉,并判断校验和是否与传来的校验和一致,如果一致将数据存入接收接收存储器和接收数据监控存储器,如果不一致将发出重发信号,重新接收数据。
5.如权利要求4所述的一种高速智能串口芯片,其特征在于:
其中高速智能串口芯片传输的数据帧格式如下:
数据长度N:从数据1~数据N的字节数,每字节8位,最大数据长度为255;
校验和:从数据1到数据N的累加和,为字节;
帧头1和帧头2能够设定。
6.如权利要求5所述的一种高速智能串口芯片,其特征在于:
默认设定:帧头1为55H;帧头2为AAH。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科工集团第三研究院第八三五七研究所,未经中国航天科工集团第三研究院第八三五七研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110266882.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种纺织品用防水剂
- 下一篇:可减弱管束振动的换热器