[发明专利]并行模拟多个处理器的方法及系统、调度器有效
申请号: | 201110269208.X | 申请日: | 2011-09-13 |
公开(公告)号: | CN102331961A | 公开(公告)日: | 2012-01-25 |
发明(设计)人: | 叶寒栋;曹炯;叶笑春;王达 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G06F11/26 | 分类号: | G06F11/26 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 刘芳 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 并行 模拟 处理器 方法 系统 调度 | ||
技术领域
本发明实施例涉及模拟技术,尤其涉及一种并行模拟多个处理器的方法及系统、调度器。
背景技术
SIMICS模拟器是一款高性能的系统模拟器,可以模拟单处理器系统和多处理器系统。SIMICS模拟器模拟多处理器系统时,采用单一处理器调度方式进行调度,即每次调度一个处理器执行相应的指令,以实现串行模拟多个处理器。
然而,由于每次调度一个处理器,所以无法实现并行模拟多个处理器,导致了模拟效率的降低,同时现有技术中也无法实现并行模拟多个处理器时的调试。
发明内容
本发明实施例提供一种并行模拟多个处理器的方法及系统、调度器,用以提高模拟效率和实现并行模拟多个处理器时的调试。
一方面提供了一种并行模拟多个处理器的方法,包括:
调度器将需要调试的待模拟的处理器的调试接口信息映射到所述调度器上;
所述调度器利用主线程创建至少一个从线程,并确定所述主线程和所述至少一个从线程对应的待模拟的处理器,得到确定的对应的待模拟的处理器,其中,所述主线程对应的待模拟的处理器包括所述需要调试的待模拟的处理器;
所述调度器利用所述主线程和所述至少一个从线程,通过第一运行接口调用所述确定的对应的待模拟的处理器执行相应的指令,并利用所述主线程,通过所述需要调试的待模拟的处理器的调试接口调试所述需要调试的待模拟的处理器,所述第一运行接口通过所述确定的对应的待模拟的处理器向所述调度器注册,所述调试接口信息指向所述调试接口。
另一方面提供了一种调度器,包括:
映射单元,用于将需要调试的待模拟的处理器的调试接口信息映射到所述调度器上;
创建单元,用于利用主线程创建至少一个从线程,并确定所述主线程和所述至少一个从线程对应的待模拟的处理器,得到确定的对应的待模拟的处理器,其中,所述主线程对应的待模拟的处理器包括所述需要调试的待模拟的处理器;
调用单元,用于利用所述主线程和所述创建单元创建的所述至少一个从线程,通过第一运行接口调用所述创建单元确定的对应的待模拟的处理器执行相应的指令,并利用所述主线程,通过所述需要调试的待模拟的处理器的调试接口调试所述需要调试的待模拟的处理器,所述第一运行接口通过所述确定的对应的待模拟的处理器向所述调度器注册,所述映射单元映射的调试接口信息指向所述调试接口。
另一方面提供了一种并行模拟多个处理器的系统,包括待模拟的处理器和上述调度器。
由上述技术方案可知,通过调度器利用主线程创建至少一个从线程,并确定上述主线程和上述至少一个从线程对应的待模拟的处理器,使得调度器能够利用上述主线程和上述至少一个从线程,通过上述确定的对应的待模拟的处理器向上述调度器注册的第一运行接口,调用上述确定的对应的待模拟的处理器执行相应的指令,由于每次能够利用主线程和至少一个从线程调度待模拟的处理器,所以能够实现并行模拟多个处理器,避免了现有技术中由于每次调度一个待模拟的处理器而导致的无法实现并行模拟多个处理器的问题,从而提高了模拟效率;同时能够充分利用调度器所在宿主机的处理器资源,从而提高了资源利用效率。另外,通过调度器将需要调试的待模拟的处理器的调试接口信息映射到该调度器上,使得调度器能够利用主线程,通过该调试接口信息指向的需要调试的待模拟的处理器的调试接口调试该需要调试的待模拟的处理器,实现了并行模拟多个处理器时的调试。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明一实施例提供的并行模拟多个处理器的方法的流程示意图;
图2为本发明另一实施例提供的并行模拟多个处理器的方法的流程示意图;
图3为图2对应的实施例所适用的系统架构示意图;
图4为本发明另一实施例提供的调度器的结构示意图;
图5为本发明另一实施例提供的调度器的结构示意图;
图6为本发明另一实施例提供的调度器的结构示意图;
图7为本发明另一实施例提供的并行模拟多个处理器的系统的结构示意图;
图8为本发明另一实施例提供的并行模拟多个处理器的系统的结构示意图;
图9为本发明另一实施例提供的并行模拟多个处理器的系统的结构示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110269208.X/2.html,转载请声明来源钻瓜专利网。