[发明专利]辅同步信号序列处理方法及装置在审
申请号: | 201110275326.1 | 申请日: | 2011-09-16 |
公开(公告)号: | CN103002561A | 公开(公告)日: | 2013-03-27 |
发明(设计)人: | 杜睿;王港 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H04W56/00 | 分类号: | H04W56/00 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 余刚;梁丽超 |
地址: | 518057 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 同步 信号 序列 处理 方法 装置 | ||
技术领域
本发明涉及通信领域,具体而言,涉及一种辅同步信号序列处理方法及装置。
背景技术
在LTE系统中,小区搜索过程主要包括时间和频率同步的完成,小区标识号的获取和帧定时的确定,以及小区其他控制信息的检测。小区搜索主要利用了同步信道(Synchronization Channel,简称为SCH)和广播信道(Broadcast Channel,简称为BCH)的信息,由于搜索是分步进行,所以在小区同步,以及小区标识号获取过程中,根据在物理上或者逻辑上功能的不同,将SCH分为主同步信道(Primary Synchronization Channel,简称为P-SCH)和辅同步信道(Secondary Synchronization Channel,简称为S-SCH)。其中,主同步信道主要用来进行时/频域同步获取,而辅同步的主要功能是小区标识号检测。
由于辅同步信号的生成比较复杂,在实现中如果采用实时计算的方式,资源消耗和处理时延都比较大;而如果采用提前计算,然后存储使用的方式,由于辅同步信号序列的种类非常多,会带来较大的存储空间消耗。因此,现有技术在辅同步信号的处理过程中,存在消耗资源大,处理时延长,成本高,以及实现效率不高的问题。
发明内容
针对现有技术在辅同步信号的处理过程中,存在消耗资源大,处理时延长,成本高,以及实现效率不高的问题,本发明提供了一种辅同步信号序列处理方法及装置,以至少解决上述问题。
根据本发明的一个方面,提供了一种辅同步信号序列处理方法,包括:根据物理小区组索引确定辅同步信号序列的索引取值;采用m序列对移位寄存器进行初始化之后,根据所述辅同步信号序列中的所述索引取值和/或小区索引确定所述移位寄存器的输出位置;输出所述输出位置的值之后,顺时针移位所述移位寄存器;循环执行输出所述输出位置的值以及顺时针移位所述移位寄存器的步骤,得到序列。
优选地,在得到所述序列之后,所述方法还包括:对至少两个所述序列中的序列值进行模二加法运算,将进行所述模二加法运算后获得的序列中的序列值进行奇偶选择输出,获得辅同步信号序列。
优选地,在输出所述输出位置的值之后顺时针移位所述移位寄存器的步骤之后,每次均对输出位置输出的至少两个值进行模二加法运算,将进行所述模二加法运算后获得的序列值进行奇偶输出,循环执行输出所述输出位置的值以及顺时针移位所述移位寄存器的步骤,直到获得辅同步信号序列。
优选地,通过以下步骤得到所述m序列:使用初始值对生成m序列的移位寄存器进行初始化;二进制序列输出步骤:输出所述生成m序列的移位寄存器输出位置的值之后,将所述生成m序列的移位寄存器输出位置的输出反馈值与所述生成m序列的移位寄存器的抽头位置所对应的值进行异或操作,并将所述异或操作的结果输入到所述等待输出的序列的最末端,顺时针移位所述生成m序列的移位寄存器;循环所述二进制序列输出步骤;将输出的所述二进制序列进行双极化操作,获得所述m序列。
优选地,通过改变所述生成m序列的移位寄存器的所述抽头位置的方式进行输出、移位操作,获得用于生成不同类型的所述m序列。
优选地,根据物理小区组索引确定辅同步信号序列的索引取值包括:对所述小区组索引进行分组;建立分组后各组中的所述小区组索引与所述辅同步信号序列的所述索引取值的范围之间的函数关系式;根据输入的所述小区组索引和所述小区组索引与所述辅同步信号序列的所述索引取值之间的函数关系式,确定所述辅同步信号序列的所述索引取值。
根据本发明的另一方面,提供了一种辅同步信号序列处理装置,包括:第一确定模块,用于根据物理小区组索引确定辅同步信号序列的索引取值;第二确定模块,用于采用m序列对移位寄存器进行初始化之后,根据所述辅同步信号序列中的所述索引取值和/或小区索引确定所述移位寄存器的输出位置;移位模块,用于输出所述输出位置的值之后,顺时针移位所述移位寄存器;循环模块,用于调用所述移位模块,得到序列。
优选地,还包括:模二加法器模块,连接至所述循环模块,用于在得到所述序列之后,对至少两个所述序列中的序列值进行模二加法运算;选择模块,连接至所述模二加法器模块,用于将进行所述模二加法运算后获得的序列中的序列值进行奇偶选择输出,获得辅同步信号序列。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110275326.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:压力自适应型气体输送管道连续排水器
- 下一篇:烫光机的烫光机构