[发明专利]亚微米集成电路静电保护电路有效

专利信息
申请号: 201110307702.0 申请日: 2011-10-10
公开(公告)号: CN102339825A 公开(公告)日: 2012-02-01
发明(设计)人: 朱伟民;马晓辉;聂卫东 申请(专利权)人: 无锡市晶源微电子有限公司
主分类号: H01L27/02 分类号: H01L27/02
代理公司: 南京经纬专利商标代理有限公司 32200 代理人: 许方
地址: 214028 江苏省无锡市国家*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 微米 集成电路 静电 保护 电路
【说明书】:

技术领域

发明是一种为亚微米集成电路提供有效的静电保护的ESD保护电路,属于半导体制作技术领域。

背景技术

静电放电ESD (Electrostatic Discharge) 是当今集成电路最重要的可靠性问题之一。随着集成电路制造技术的发展,特征尺寸的不断缩小,抗静电的能力越来越弱,据统计,集成电路1/3以上的失效是由ESD引起的。为了减小ESD对集成电路的不利影响,提高集成电路的可靠性,最有效的办法就是在集成电路中加入各种ESD保护电路。

在常规的CMOS工艺中,一般采用GGNMOS(Gate Grounded NMOS)结构为电路提供有效的ESD保护。如图1所示,是一种采用GGNMOS的ESD保护电路。图2是图1的纵向结构图,结合图2,其工作原理为:当PIN上有ESD正脉冲时,器件进入高阻抗状态,直到达到雪崩击穿(一次击穿)电压为止。由于处于高电场状态,在耗尽区会产生电子空穴对,被衬底接触电极收集,衬底电位不断抬高,NMOS管(M1)内部的寄生双极NPN管(N1)开启,从而脉冲被NPN管(N1)泄放。为了提高GGNMOS的抗静电能力,一般会增大NMOS(M1)管的面积,在版图上流行叉指结构。但在叉指结构中,由于寄生NPN管(N1)的基极到地的寄生电阻大小不一样,所以各个叉指不能够均匀导通,这样会导致电流集中,以至于有的叉指还没有导通,已经导通的部分叉指由于电流太大而烧毁。因此GGNMOS结构的ESD保护电路存在着均匀导通的问题,在亚微米工艺中由于器件尺寸小结深浅而表现得更加严重。

为了解决GGNMOS均匀导通的问题,目前已经存在一种改进型ESD保护电路,即在GGNMOS保护电路原理的基础上,通过栅极RC耦合技术GCNMOS(Gate Coupled NMOS),来改善导通一致性的问题 。如图2所示,是一种采用GCNMOS结构的ESD保护电路。其工作原理:通过RC耦合,抬高栅极电压,降低NMOS管(N2)的寄生NPN管开启所需要电压,从而使得在后开启的叉指的寄生NPN管开启之前,先开启的叉指不被烧毁,这样就能保证更多的叉指能够参与静电泄放,从而改善其导通一致性问题,提高整体ESD泄放能力。但是此结构在作为输入和输出的ESD保护的时候,耦合电容可能会对输入输出信号产生影响,从而影响电路正常工作。

如图3所示,常规的GGNMOS结构已经不能提供有效ESD保护,而改进型的GCNMOS则有可能对输入输出信号产生影响,因此其应用受到了一定的限制。

    发明内容

技术问题:本发明的目的是为亚微米集成电路提供一种有效的静电放电静电保护电路,解决了常规GGNMOS结构中导通不均匀的问题和GCNMOS结构中耦合电容影响输入输出信号的问题,为亚微米集成电路提供了较好的ESD保护,同时不增加额外的工艺步骤,从而达到既能提高集成电路的ESD防护能力,又不使工艺复杂化,避免了成本的增加,提高了产品竞争力。

技术方案:亚微米集成电路静电保护电路,第一NMOS管为ESD泄放管,第一NMOS管的漏极连接被保护的电路内部PIN,第一NMOS管的源极与衬底短接连接到GND,第二电容为第一NMOS管的栅极与漏极之间的寄生电容,第一NMOS管的栅极连接到第二NMOS管的漏极;第二NMOS管的漏极连接到第一NMOS管的的栅极,第二NMOS管的源极与衬底短接连接到GND,第二NMOS管的栅极连接到第二电阻的负端和第三电容的正端;第二电阻的正端连接到电源VCC,第二电阻负端连接到第二NMOS管的栅极;第三电容的正端连接到第二NMOS管的栅极,第三电容的负端连接到GND;第一二极管为电源与PIN的保护二极管,第一二极管的负端接电源,正端接PIN。

第二电阻的阻值为10~20KΩ;

第三电容的容值为1~5PF。

有益效果:通过设计新的ESD保护电路,使得泄放管NMOS管的各叉指能够均匀导通,从而提高保护电路的整体ESD防护能力,对内部电路能够起到很好的保护作用,而且对电路正常工作时的输入输出信号没有影响,能够将此ESD保护电路广泛应用于亚微米集成电路的ESD保护。 

附图说明

图1是常规GGNMOS结构及其内部寄生NPN管示意图。

图2是常规GGNMOS的纵向结构图。

图3是改进型GCNMOS结构图。

图4是一种亚微米静电保护电路结构图。

具体实施方式

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡市晶源微电子有限公司,未经无锡市晶源微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110307702.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top