[发明专利]一种同向正交信号模数转换器有效
申请号: | 201110347978.1 | 申请日: | 2011-11-07 |
公开(公告)号: | CN103095304A | 公开(公告)日: | 2013-05-08 |
发明(设计)人: | 赵辉;沈晔;张存才 | 申请(专利权)人: | 国民技术股份有限公司 |
主分类号: | H03M3/00 | 分类号: | H03M3/00 |
代理公司: | 北京轻创知识产权代理有限公司 11212 | 代理人: | 杨立 |
地址: | 518057 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 同向 正交 信号 转换器 | ||
技术领域
本发明涉及电子领域,尤其涉及一种同向正交信号模数转换器。
背景技术
ADC(Analog-to-Digital Converter,模数转换器)是通信系统和通信终端必不可少的部分。在通信终端中ADC把射频收发机芯片输出的模拟信号处理成数字基带芯片能够识别的数字信号,因此ADC在通信终端中是必不可少的。射频收发机芯片和数字基带芯片是通信终端中最重要的芯片, 射频收发机芯片工作时,接收通路中信号并将该信号通过混频器解调成I/Q(In-phase/Quadrature,同向正交)信号,I/Q信号的相位差距90度,I/Q信号通过模拟基带处理后送到ADC。
目前对于I/Q信号的模数转换通行的做法是采用两个ADC,即I信号使用一个ADC,Q信号使用另一个ADC。图1为现有技术中I/Q信号的模数转换装置的结构图。如图1所示,现有技术中,I、Q信号的模数转换各自采用一个ADC电路,其中,I信号的模数转换电路包括I路S/H(sample/hold,采样/保持)电路和与该I路S/H电路相连的IADC(即I路信号的ADC)电路,输入模拟信号中的I路信号(即图1中的模拟输入I路)先经过I路S/H电路的采样,再由IADC电路进行模数转换,最后输出模拟I路信号的数字信号(即图1中的数字输出I路)。再如图1所示,Q信号的模数转换电路包括Q路S/H(sample/hold,采样/保持)电路和与该Q路S/H电路相连的QADC(即Q路信号的ADC)电路,输入模拟信号中的Q路信号(即图1中的模拟输入Q路)先经过Q路S/H电路的采样,再由QADC电路进行模数转换,最后输出模拟Q路信号的数字信号(即图1中的数字输出Q路)。
图1中的IADC电路和QADC电路分别由多个结构相同的子级转换电路串联而成。图2为图1中IADC电路和QADC电路中一个子级转换电路的结构图。如图2所示,IADC电路和QADC电路的一个子级转换电路包括采样与余量增益模块、子ADC模块和子DAC模块。采样与余量增益模块的第一输入端与子ADC模块的输入端接输入的模拟信号(该输入的模拟信号是由上一级子级转换电路输出的),子ADC模块的输出端接子DAC模块的输入端,子DAC模块的输出端接采样与余量增益模块的第二输入端,采样与余量增益模块的输出端为该子级转换电路的输出端,输出模拟信号送入下一级子级转换电路。
由上可见,现有技术中,由于针对I、Q信号分别使用了一个ADC,因此整个I/Q信号的模数转换电路的面积和功耗都比较大,并且由于I、Q信号通过两个ADC进行数据转换,会造成I/Q信号转换后所得的数字I/Q信号不匹配。
发明内容
本发明所要解决的技术问题是提供一种同向正交信号模数转换器,减小同向正交信号I/Q信号的模数转换电路的面积和功耗,降低模数转换后所得数字I/Q信号的不匹配性。
为解决上述技术问题,本发明提出了一种同向正交信号模数转换器,包括:
采样及初步A/D转换电路,用于对输入的模拟同向正交信号中的模拟I信号和模拟Q信号分别进行同步采样、初步模数转换及初步余量增益处理,同步输出初步模数转换后的I路数字信号和Q路数字信号,交错输出I路余量增益信号和Q路余量增益信号;
复用A/D转换电路, 用于对所述I路余量增益信号和Q路余量增益信号交错进行模数转换。
进一步地,上述同向正交信号模数转换器还可具有以下特点, 所述采样及初步A/D转换电路包括I路采样与余量增益模块、I路子ADC模块、I路子DAC模块、Q路采样与余量增益模块、Q路子ADC模块、Q路子DAC模块;
所述I路采样与余量增益模块的第一输入端与所述I路子ADC模块的输入端相连并且共同接输入的模拟I信号,所述I路子ADC模块的输出端接所述I路子DAC模块的输入端并输出初步模数转换后的I路数字信号,所述I路子DAC模块的输出端接所述I路采样与余量增益模块的第二输入端,所述I路采样与余量增益模块的输出端接该采样及初步A/D转换电路的输出端;
所述Q路采样与余量增益模块的第一输入端与所述Q路子ADC模块的输入端相连并且共同接输入的模拟Q信号,所述Q路子ADC模块的输出端接所述Q路子DAC模块的输入端并输出初步模数转换后的I路数字信号,所述Q路子DAC模块的输出端接所述Q路采样与余量增益模块的第二输入端,所述Q路采样与余量增益模块的输出端接该采样及初步A/D转换电路的输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国民技术股份有限公司,未经国民技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110347978.1/2.html,转载请声明来源钻瓜专利网。