[发明专利]一种MVB网络的数据检测设备及方法无效

专利信息
申请号: 201110363439.7 申请日: 2011-11-16
公开(公告)号: CN102497290A 公开(公告)日: 2012-06-13
发明(设计)人: 王立德;严翔;宋娟 申请(专利权)人: 北京交通大学
主分类号: H04L12/26 分类号: H04L12/26
代理公司: 北京润泽恒知识产权代理有限公司 11319 代理人: 苏培华
地址: 100044 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 mvb 网络 数据 检测 设备 方法
【权利要求书】:

1.一种MVB网络的数据检测设备,其特征在于,包括:FPGA控制器、USB控制器、USB总线接口和MVB物理接口,其中,

所述的FPGA控制器用于完成MVB协议控制及网络错误分析,包括MVB协议控制模块、错误分析模块和USB接口控制模块;

所述的MVB协议控制模块通过内部总线连接错误分析模块和USB接口控制模块,包括MVB接口IP核子模块和内部存储器子模块;

所述的错误分析模块通过内部总线,分别连接MVB协议控制模块和USB接口控制模块;

USB接口控制模块封装了读写USB控制器的相关时序,通过内部总线分别连接MVB协议控制模块和错误分析模块。

所述USB控制器包括FIFO模块和SIE模块,FIFO模块通过内部总线连接SIE模块;

FPGA控制器的MVB协议控制模块通过MVB物理接口连接MVB网络;

FPGA控制器的USB接口控制模块连接USB控制器的FIFO模块;

USB控制器的SIE模块通过USB总线接口连接上位机。

2.根据权利要求1所述的设备,其特征在于,所述MVB物理接口具有两路冗余结构,包括:

介质切换电路,所述介质切换电路用于根据MVB网络的介质,选择相应的介质切换电路。

3.根据权利要求1所述的设备,其特征在于,还包括:实时时钟电路,其中,实时时钟电路连接FPGA控制器,用于提供实时时钟。

4.根据权利要求1所述的设备,其特征在于,还包括:复位电路,其中,复位电路分别连接FPGA控制器和USB控制器,用于提供复位信号。

5.根据权利要求1所述的设备,其特征在于,还包括:电源电路,其中,电源电路分别连接FPGA控制器、USB控制器和上位机,用于提供供电电压。

6.一种MVB网络的数据检测方法,其特征在于,包括:

FPGA控制器中的MVB接口IP核子模块捕获MVB网络数据的数据包并进行解码;

若解码后数据包为完整的数据包,则将所述MVB网络数据解析为标准数据;

若解码后数据包为不完整的数据包,则通过错误分析模块处理得到相应的错误信息;

将所述标准数据,或,错误信息发送至USB控制器;

当USB控制器检测到上位机的请求并有待发送数据时,通过USB总线将USB控制器中的标准数据或错误信息传输给上位机。

7.根据权利要求6所述的方法,其特征在于,FPGA控制器中的MVB接口IP核子模块捕获MVB网络数据的数据包并进行解码之前,还包括:

根据MVB网络实际采用的介质,选择MVB物理接口中相应的介质切换电路。

8.根据权利要求6所述的方法,其特征在于,将所述标准数据,或,错误信息发送至USB控制器之前,还包括:

从实时时钟电路获取的当前时刻的实时时钟。

9.根据权利要求8所述的方法,其特征在于,将所述标准数据或错误信息发送至USB控制器,包括:

将所述标准数据与当前时刻的实时时钟打包发送至USB控制器,或,将所述错误信息与当前时刻的实时时钟打包发送至USB控制器。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京交通大学,未经北京交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110363439.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top