[发明专利]数据缓存方法和装置无效
申请号: | 201110384823.5 | 申请日: | 2011-11-28 |
公开(公告)号: | CN102521151A | 公开(公告)日: | 2012-06-27 |
发明(设计)人: | 毕子学;魏华;范纯磊 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G06F12/08 | 分类号: | G06F12/08 |
代理公司: | 北京三高永信知识产权代理有限责任公司 11138 | 代理人: | 鞠永善 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据 缓存 方法 装置 | ||
技术领域
本发明涉及网络应用领域,特别涉及一种数据缓存方法和装置。
背景技术
通用的延时通道delay cache方案广泛的应用于CPU设计、高速缓存等各种应用场景,基本的思想是将可释放的cache放入延时释放通道,当延时到达时,即可释放cache,将数据写入片外存储器;但在网络应用中,由于不同流带宽的差异、流数的随机、业务处理时间的不定,导致通用的delay cache方案不再用。具体来说,网络应用中对cache的需求是大于配置带宽的流一定能命中cache,避免高带宽流的处理频繁访问片外存储器。这就要求每个cache从占用至释放的时间(存留时间)需近似相等,在此期间如果收到同一类型的流,即可以命中cache直接进行处理。传统的delay cache采用将完成处理的cache进入延时通道的机制,由于处理时间的不定,会导致cache的存留时间相差很大,故会对网络应用造成一定的影响。
发明内容
本发明实施例提供了一种数据缓存方法和装置。所述技术方案如下:
一种数据缓存方法,包括:
接收第一数据请求;
将所述第一数据请求中的目标数据写入到片内缓存Cache中,并统计所述目标数据在所述片内缓存中的存储时间;
当所述目标数据在所述Cache中的存储时间达到预设延时时间时,使能所述目标数据的延时通过标识;
当所述目标数据的延时通过标识处于使能状态,且所述目标数据被处理完成时,释放所述目标数据。
一种数据缓存装置,包括:
数据读写请求处理模块,用于将第一数据请求中的目标数据写入到片内存储模块的缓冲存储器Cache中;
所述片内存储模块,包括用于存储所述目标数据的所述缓冲存储器,以及延时缓存模块,其中,所述延时缓存模块用于在所述目标数据被写入到所述片内存储模块的Cache中后,统计所述目标数据在所述Cache中的存储时间;
标识使能模块,用于当所述目标数据被写入所述Cache中时,为所述目标数据设置延时通过标识和处理完成标识,其中,当所述目标数据在所述Cache中的存储时间达到预设延时时间时,所述标识使能模块使能所述延时通过标识;当所述目标数据被处理完成时,所述标识使能模块使能所述目标数据在所述Cache中的处理完成标识,
其中,所述片内存储模块还用于在所述Cache中的所述目标数据的延时通过标识和处理完成标识均处于使能状态时,释放所述目标数据。
本发明实施例提供的技术方案的有益效果是:
通过统计目标数据在片内缓存中的存储时间,并根据该统计的存储时间以及存储时间达到预设延时时间时使能的延时通过标识,并在目标数据被处理完成且延时通过标识为使能状态时,释放目标数据,改变了现有技术中将目标数据进行固定延时的做法,大大减少了占用的资源,采用较少的资源实现了不同数据在片内存留时间的近似均等、不增加原有cache的深度、充分发挥cache的性能,使得数据缓存更适合当前的网络应用。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种数据缓存方法的流程图;
图2是本发明实施例提供的一种数据缓存方法的流程图;
图3是本发明实施例提供的一种数据缓存装置的结构示意图;
图4是本发明实施例提供的一种数据缓存装置的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
图1是本发明实施例提供的一种数据缓存方法的流程图。参见图1,该实施例提供的数据缓存方法包括:
101、接收第一数据请求;
在本实施例中,该数据请求可以为数据报文入队请求、流标号是指报文的队列号,指示当前报文去往的用户,流标号决定了流去往哪里。
102、将所述第一数据请求中的目标数据写入到片内缓存Cache中,并统计所述目标数据在所述片内缓存中的存储时间;
在本实施例中,cache ID用于标识存储该目标数据的cache块,通过在delay buffer中存储cache ID,该delay buffer的深度等于预设延时时间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110384823.5/2.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置