[发明专利]时钟控制装置及包含时钟控制装置的片上系统有效
申请号: | 201110388136.0 | 申请日: | 2011-11-29 |
公开(公告)号: | CN102497206A | 公开(公告)日: | 2012-06-13 |
发明(设计)人: | 冯燕;陈岚 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | H03L7/18 | 分类号: | H03L7/18;H03L7/08 |
代理公司: | 北京市立方律师事务所 11330 | 代理人: | 郑瑜生 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 控制 装置 包含 系统 | ||
1.一种时钟控制装置,其特征在于,包括分频单元和选通单元,
所述分频单元,用于接收多个时钟域信号,对片上系统的所述多个时钟域信号进行分频,得到片上系统的功能模块所需的信号;
所述选通单元,用于对所述分频单元输出的信号进行选通,所述选通单元形成旁路电路,所述旁路电路用于当测试使能信号端口为低电平或高电平时,所述旁路电路通过所述选通单元输出所述功能模块所需的时钟频率;当测试使能信号端口为高电平或低电平时,所述旁路电路输出预设信号。
2.如权利要求1所述的时钟控制装置,其特征在于,所述功能模块所需的信号包括所述功能模块工作所需的时钟信号和/或时钟使能信号。
3.如权利要求1所述的时钟控制装置,其特征在于,还包括时钟域设置单元,
所述时钟域设置单元接收片上系统外部信号,产生倍频时钟形成所述多个时钟域信号并将所述多个时钟域信号输入所述分频单元,所述时钟域设置单元通过锁相环实现。
4.如权利要求1所述的时钟控制装置,其特征在于,所述分频单元包括二分频电路和/或四分频电路,所述分频电路采用计数器实现。
5.如权利要求1所述的时钟控制装置,其特征在于,所述片上系统功能模块包括:嵌入式中央处理器、通信模块、外围模块和/或信号处理模块。
6.如权利要求5所述的时钟控制装置,其特征在于,当所述信号处理模块不具备时钟分频功能时,通过所述分频单元分频输出得到所述信号处理模块的总线时钟。
7.一种片上系统,其特征在于,包括片上系统功能模块和时钟控制装置,其中,所述时钟控制装置,包括分频单元和选通单元,
所述分频单元,用于接收多个时钟域信号,对片上系统的所述多个时钟域信号进行分频,得到片上系统的功能模块所需的信号;
所述选通单元,用于对所述分频单元输出的信号进行选通,所述选通单元形成旁路电路,所述旁路电路用于当测试使能信号端口为低电平或高电平时,所述旁路电路通过所述选通单元输出所述功能模块所需的时钟频率;当测试使能信号端口为高电平或低电平时,所述旁路电路输出预设信号。
8.如权利要求7所述的片上系统,其特征在于,所述功能模块所需的信号包括所述功能模块工作所需的时钟信号和/或时钟使能信号。
9.如权利要求7所述的片上系统,其特征在于,还包括时钟域设置单元,
所述时钟域设置单元接收片上系统外部信号,产生倍频时钟形成所述多个时钟域信号并将所述多个时钟域信号输入所述分频单元,所述时钟域设置单元通过锁相环实现。
10.如权利要求7所述的片上系统,其特征在于,所述分频单元包括二分频电路和/或四分频电路,所述分频电路采用计数器实现。
11.如权利要求7所述的片上系统,其特征在于,所述片上系统功能模块包括:嵌入式中央处理器、通信模块、外围模块和/或信号处理模块。
12.如权利要求11所述的片上系统,其特征在于,当所述信号处理模块不具备时钟分频功能时,通过所述分频单元分频输出得到所述信号处理模块的总线时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110388136.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种多孔硫代铟酸盐的制备方法
- 下一篇:一种涂层表面接触角测量装置及测试方法