[发明专利]芯片保护电路无效
申请号: | 201110450160.2 | 申请日: | 2011-12-29 |
公开(公告)号: | CN103186448A | 公开(公告)日: | 2013-07-03 |
发明(设计)人: | 陈国义;田波;高阳 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
主分类号: | G06F11/267 | 分类号: | G06F11/267 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518109 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片 保护 电路 | ||
技术领域
本发明涉及一种芯片保护电路,特别涉及一种控制BIOS芯片写入操作的芯片保护电路。
背景技术
目前,计算机在启动过程中都使用BIOS(Basic Input Output System,基本输入输出系统)来侦测或更新底层物理元件(如内存、硬盘等)的状态信息。现有的BIOS都具有一写保护引脚,当写保护引脚为高电平时,则表示该BIOS可以被写入;当写保护引脚为低电平时,则表示该BIOS处于禁止写入状态,如在计算机处于关机状态时,该BIOS的写保护引脚为高电平,即该BIOS进入写入操作状态;当计算机完成开机自检后,即表示各底层物理元件均处于正常工作状态,此时,该BIOS可自行配置其写保护引脚的电平。然而,在计算机进行开机自检的过程中,该写保护引脚为高电平状态,此时,该BIOS处于可写入状态,若不小心对该BIOS进行写入操作时,则可能导致该BIOS的损坏,进而导致计算机无法启动。
发明内容
鉴于以上内容,有必要提供一种在计算机开机自检过程中对BIOS芯片进行保护的芯片保护电路。
一种芯片保护电路,包括:
一平台控制中枢,包括一第一引脚及一第二引脚,当一计算机处于关机状态下时,该第一引脚输出低电平信号,该第二引脚输出高电平信号;当计算机处于未完成开机自检时,该第一引脚输出高电平信号,该第二引脚输出高电平信号;
一逆变电路,用于接收该第一引脚输出的电平信号,经过处理后输出一与第一引脚输出的电平信号相反的逆变信号;
一BIOS脚座,用于插接一BIOS芯片,该BIOS脚座包括一写保护引脚;以及
一控制电路,包括一触发器及一第一单缓冲器,该触发器用于接收该第一引脚输出的电平信号与该逆变信号,并输出一控制信号至该第一单缓冲器,该第一单缓冲器用于接收该平台控制中枢第二引脚输出的电平信号,并根据该控制信号输出一处理信号至该BIOS脚座的写保护引脚;
其中当该第一引脚输出低电平信号,且第二引脚输出高电平信号时,该逆变电路输出高电平的逆变信号,该第一单缓冲器输出高电平的处理信号,以使得该BIOS芯片进入写操作状态;当该第一引脚输出高电平信号,且该平台控制中枢的第二引脚输出高电平信号时,该逆变电路输出低电平的逆变信号,第一单缓冲器输出低电平的处理信号,以使得该BIOS芯片进入禁止写入状态。
上述芯片保护电路通过该控制电路来根据计算机工作的不同阶段来输出相应的处理信号至该BIOS脚座的写保护引脚,如此当计算机未完成开机自检时,该控制电路输出低电平的处理信号,使得BIOS进入禁止写入状态,避免了在该阶段由于不小心对BIOS进行写操作而导致BIOS损坏的可能。
附图说明
图1是本发明芯片保护电路的较佳实施方式的方框图。
图2是本发明芯片保护电路的缓冲电路的电路图。
图3是本发明芯片保护电路的逆变电路与控制电路的电路图。
图4是本发明芯片保护电路的BIOS脚座的引脚分布图。
主要元件符号说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110450160.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种文件全信息保护方法及流程
- 下一篇:服务器测试系统及服务器稳定性测试方法