[发明专利]基于 SYNC 机制的SATA 控制器与闪存控制器间的传输装置及方法有效
申请号: | 201110455562.1 | 申请日: | 2011-12-30 |
公开(公告)号: | CN102591825A | 公开(公告)日: | 2012-07-18 |
发明(设计)人: | 韩道静;傅俊诚 | 申请(专利权)人: | 记忆科技(深圳)有限公司 |
主分类号: | G06F13/28 | 分类号: | G06F13/28 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 梁挥;祁建国 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 sync 机制 sata 控制器 闪存 传输 装置 方法 | ||
1.一种基于SYNC机制的SATA控制器与闪存控制器间的传输装置,应用于固态硬盘中SATA控制器与闪存控制器之间的数据传输,其特征在于,包括:设置于所述SATA控制器上的第一Trigger模块、设置所述闪存控制器上的第二Trigger模块;
所述第一Trigger模块、所述第二Trigger模块采用PRD格式实现所述SATA控制器与所述闪存控制器之间的数据传输。
2.根据权利要求1所述的传输装置,其特征在于,还包括:一数据块,为所述SATA控制器与所述闪存控制器之间的数据读写缓冲区。
3.根据权利要求2所述的传输装置,其特征在于,所述SATA控制器接收主机发送的写命令,并解析该写命令,获取所述数据读写缓冲区的首地址;所述SATA控制器的DMA从主机接收数据,并写入到所述数据读写缓冲区;在写入完成后,所述第一Trigger模块发出信号通知所述闪存控制器;所述第二Trigger模块获取所述数据读写缓冲区的首地址,并发送至所述闪存控制器的DMA;所述闪存控制器的DMA从所述数据读写缓冲区读取数据,并写入到闪存中;在所述闪存控制器的DMA写入完成后,所述第二Trigger模块发出信号通知所述SATA控制器写命令完成;所述第一Trigger模块向主机发送完成状态。
4.根据权利要求2或3所述的传输装置,其特征在于,所述SATA控制器接收主机发送的读命令,并解析该读命令,获取所述数据读写缓冲区的首地址;所述第一Trigger模块发出信号通知所述闪存控制器;所述第二Trigger模块获取所述数据读写缓冲区的首地址,并发送至所述闪存控制器的DMA;所述闪存控制器的DMA从闪存中读取数据,并写入到所述数据读写缓冲区中;在完成读取数据后,所述第二Trigger模块发出信号通知所述SATA控制器读命令完成;所述第一Trigger模块启动所述SATA控制器的DMA,从所述数据读写缓冲区中读取数据,并发送给主机。
5.根据权利要求1、2或3所述的传输装置,其特征在于,所述闪存控制器为NFC闪存控制器。
6.一种基于SYNC机制的SATA控制器与闪存控制器间的传输方法,应用于固态硬盘中SATA控制器与闪存控制器之间的数据传输,其特征在于,包括:
步骤一,在所述SATA控制器上设置第一Trigger模块,在所述闪存控制器上设置第二Trigger模块;
步骤二,所述第一Trigger模块、所述第二Trigger模块采用PRD格式实现所述SATA控制器与所述闪存控制器之间的数据传输。
7.根据权利要求6所述的传输方法,其特征在于,所述步骤一中,还包括:
一数据块,为所述SATA控制器与所述闪存控制器之间的数据读写缓冲区。
8.根据权利要求7所述的传输方法,其特征在于,所述步骤二中,还包括:主机的写过程,具体是:
所述SATA控制器接收主机发送的写命令,并解析该写命令,获取所述数据读写缓冲区的首地址;
所述SATA控制器的DMA从主机接收数据,并写入到所述数据读写缓冲区;
在写入完成后,所述第一Trigger模块发出信号通知所述闪存控制器;
所述第二Trigger模块获取所述数据读写缓冲区的首地址,并发送至所述闪存控制器的DMA;
所述闪存控制器的DMA从所述数据读写缓冲区读取数据,并写入到闪存中;
在所述闪存控制器的DMA写入完成后,所述第二Trigger模块发出信号通知所述SATA控制器写命令完成;
所述第一Trigger模块向主机发送完成状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于记忆科技(深圳)有限公司,未经记忆科技(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110455562.1/1.html,转载请声明来源钻瓜专利网。