[实用新型]基于FPGA芯片架构技术的以太网到E1信道适配器有效
申请号: | 201120064238.2 | 申请日: | 2011-03-12 |
公开(公告)号: | CN201994962U | 公开(公告)日: | 2011-09-28 |
发明(设计)人: | 江传国;韩鹏 | 申请(专利权)人: | 安徽国通亿创信息技术有限公司 |
主分类号: | H04L29/06 | 分类号: | H04L29/06 |
代理公司: | 安徽合肥华信知识产权代理有限公司 34112 | 代理人: | 方峥 |
地址: | 230081 安徽省合肥市长江*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 芯片 架构 技术 以太网 e1 信道 适配器 | ||
技术领域
本实用新型涉及通讯适配器领域,具体为一种基于FPGA芯片架构技术的以太网到E1信道适配器。
背景技术
以太网到E1信道的数据传输方式广泛运用于通讯网络中间。目前以太网到E1信道的适配器有很多种,但都由于布线复杂,电子元器件较多存在电路复杂,成本较高的问题。
实用新型内容
本实用新型的目的是提供一种基于FPGA芯片架构技术的以太网到E1信道适配器,以解决现有技术的以太网到E1信道适配器电路复杂的问题。
为了达到上述目的,本实用新型所采用的技术方案为:
基于FPGA芯片架构技术的以太网到E1信道适配器,包括有主板,其特征在于:所述主板通过接口接入有FPGA,主板中集成有两路信号传输电路,一路信号传输电路依次包括MII数据接收电路、输入数据缓存电路、反向复用电路、HDB3编码电路,另一路信号传输电路依次包括MII数据发送电路、延时消除电路、E1帧同步电路、HDB3解码提钟电路,所述主板通过MII数据接收电路、MII数据发送电路接入以太网MAC接口电路,所述主板通过HDB3解码电路、HDB3解码提钟电路接入多路E1数字接口。
本实用新型通过FPGA 采用VHDL编程→FPGA实现设计流程,消除了复杂的而又耗时的平面布局、布线、时序分析和掩模/项目的re-spin阶段,同时FPGA具有较高的内部时钟速度,以及现场可重编程能力, 可以实现远程上传的新比特流,也可以最快速的进行设备升级和功能定制。
附图说明
图1为本实用新型原理框图。
具体实施方式
如图1所示。基于FPGA芯片架构技术的以太网到E1信道适配器,包括有主板,其特征在于:所述主板通过接口接入有FPGA,主板中集成有两路信号传输电路,一路信号传输电路依次包括MII数据接收电路、输入数据缓存电路、反向复用电路、HDB3编码电路,另一路信号传输电路依次包括MII数据发送电路、延时消除电路、E1帧同步电路、HDB3解码提钟电路,所述主板通过MII数据接收电路、MII数据发送电路接入以太网MAC接口电路,所述主板通过HDB3解码电路、HDB3解码提钟电路接入多路E1数字接口。
早期FPGA由于处理速率的限制,主要用于速度/复杂度/容量都较低的设计,而今天的FPGA可以轻松突破500 MHz的性能障碍,甚至达到千兆级性能。由于其可编程性,软件的处理可替代大量布线以及晶体管等设计,节约大量开发成本,所以 FPGA技术能够以更低的成本实现无可比拟的逻辑密度增加和一大批其它特性(如嵌入式处理器、DSP块、时钟技术和高速串行),能够更快速的将产品投放市场。
本实用新型的FPGA采用赛灵思公司的Spartan-3FPGA系列产品,搭建基于FPGA架构的设备体系,大大节约了成本。本实用新型通过FPGA实现将以太网数据适配到E1信道传输,通过配置E1信道数量控制带宽,采用大规模芯片,电路简单,功耗低,可靠性高。
本实用新型在开发过程中由于采用高级硬件编程语言→编程器件的设计实现过程,大大缩短了开发周期,增加了硬件设计的灵活性和可移植性,也避免了专用集成电路设计的高风险。采用逻辑仿真与后时序仿真相结合的验证方法,可以保证设计的可靠性。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽国通亿创信息技术有限公司,未经安徽国通亿创信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120064238.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种焦炉煤气脱硫脱氨联合的净化方法的专用装置
- 下一篇:组装婴儿床