[实用新型]一种EtherCAT高密集数字IO接口模块无效

专利信息
申请号: 201120151332.1 申请日: 2011-05-11
公开(公告)号: CN202043143U 公开(公告)日: 2011-11-16
发明(设计)人: 李寅;章明众 申请(专利权)人: 爱迪纳控制技术(厦门)有限公司
主分类号: H04L29/10 分类号: H04L29/10
代理公司: 厦门龙格专利事务所(普通合伙) 35207 代理人: 娄烨明
地址: 361005 福建省厦门市思明*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 ethercat 密集 数字 io 接口 模块
【说明书】:

技术领域

实用新型涉及EtherCAT工业以太网总线技术与数字输入输出设备领域,尤其涉及到一种EtherCAT高密集数字IO接口模块。

背景技术

目前的工业以太网现场总线技术作为工业控制的集成组件已得到日益普及与推广,这使基于PC的控制系统得到更加广泛的应用。虽然控制器CPU特别是IPC(Industry PC)性能发展迅猛,但由于传统以太网现场总线技术所采用的介质访问方式——带有冲突检测的载波侦听多路访问机制CSMA/CD,是一种非确定性的介质访问控制方式,在间歇传输、突发性长报文以及在节点数少、负载轻的情况下,传输具有很好的效率,但在节点数增多、数据通信量增大、负载加重的情况下,其效率明显下降,这也成为制约控制系统性能发展的“瓶颈”之一。针对此情况,国内外开发出多种新的工业以太网现场总线技术,其中较为成熟并得到广泛应用的有:EtherCAT、SERCOSIII、POWERLINK、Ethernet/IP、Modbus/TCP、PROFINET。其中EtherCAT(Ethernet for Control Automation Technology)主张″以太网控制自动化技术″,由德国BECKHOFF自动化公司于2003年提出,并于2007年12月成为国际标准,是IEC61158和IEC61784中定义的第十二种通信协议标准。它是开放的实时以太网络通讯协议,采用商用的标准网卡(NIC)或任何主板集成的以太网控制器用作硬件接口,为系统的实时性能和拓扑的灵活性树立了新的标准,降低了现场总线的使用成本,有效数据率可达90%以上,传输速率:2×100Mbaud,全双工特性完全得以应用,是直达I/O层的实时以太网,无须下挂子系统,所有设备共存于同一个总线上。EtherCAT介质访问(MAC)采用主从式模式,主站完全由软件实现通信功能,在数据链路层采用了实时调度的软件核,并提供了过程数据传输的独立通道,从站采用专用硬件芯片。EtherCAT作为工业自动化以太网解决方案,以其超高速、通用、开放、低成本实现获得了广大工控厂商的青睐,国际上已经有多个厂家研发出自己的主站产品和从站芯片,国内也有多家开始着力于该技术的产品开发,特别是从站的开发。

数字量IO控制是工业控制中最普遍的控制方式,可作为EtherCAT总线的从站之一,目前市场上已有成熟的支持EtherCAT的IO模块产品较少,并且接线分散、集成度较低、IO点数较少、价格昂贵、交货期长,严重阻碍了中低端用户EtherCAT解决方案实施。

实用新型内容

本实用新型的目的是为了克服上述缺陷,提供一种结构简单、价格低廉、高密集IO点数、接线简单、的EtherCAT高密集数字IO接口模块。

本实用新型是通过如下方式实现的:

一种EtherCAT高密集数字IO接口模块,其特征在于:包括架体2,在所述的架体2内部嵌有基于EtherCAT总线技术的IO接口的集成电路板1;

所述的集成电路板1包括基于EtherCAT技术的ESC芯片15、第一网络接口11、第二网络接口12、数字IO输入接口18、数字IO输出接口111、光电三极管110、光电耦合器19、电路板电源17、外部电源输入口16;

所述的第一网络接口11通过第一网络接口控制芯片13与基于EtherCAT技术的ESC芯片15相连接,第二网络接口12通过第二网络接口控制芯片14与基于EtherCAT技术的ESC芯片15相连接;光电三极管110、光电耦合器19分别与基于EtherCAT技术的ESC芯片15相连接;

所述的数字IO输入接口18、数字IO输出接口111、电路板电源17、外部电源输入口16设于集成电路板1上,电路板电源17、外部电源输入口16、数字IO输入接口18、数字IO输出接口111、电路板电源17、外部电源输入口16均与基于EtherCAT技术的ESC芯片15相连接。

所述的数字IO输入接口18共有三十二位输入端,其中低十六位为共用一个公共端,高十六位为共用一个公共端;公共端根据实际需要可为正极也可为负极。

所述的数字IO输出接口111各自共有三十二位输出端,其中低十六位为共用一个公共端,高十六位为共用一个公共端,公共端根据实际需要可为正极也可为负极。

所述的数字IO输入接18上的A1、A2针短接并与负极相连,B1、B2针短接并与正极相连。

所述的数字IO输出接111上的A1、A2针短接并与负极相连,B1、B2针短接并与正极相连。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱迪纳控制技术(厦门)有限公司,未经爱迪纳控制技术(厦门)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201120151332.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top