[实用新型]一种数模转换器无效
申请号: | 201120185263.6 | 申请日: | 2011-06-03 |
公开(公告)号: | CN202111690U | 公开(公告)日: | 2012-01-11 |
发明(设计)人: | 高博 | 申请(专利权)人: | 高博 |
主分类号: | H03M1/66 | 分类号: | H03M1/66 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 110003 辽宁省沈*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数模转换器 | ||
技术领域
本实用新型属于数字信号处理技术领域,特别涉及一种数模转换器。
背景技术
传统的数模转换器DAC系统将数字信号直接输入至采DAC芯片或通过样率转换器再输入DAC芯片,再进行巴特沃斯滤波,然后通过电位器、可编程电阻网络或模拟乘法器调节输出幅度,最后输出。直接数字输入不能消除时钟噪声,经过采样率转换会产生失真、噪音和相位失真。巴特沃斯滤波器会产生相位失真,电位器、可编程电阻网络和模拟乘法器会产生噪音与总谐波失真。
发明内容
为了克服上述现有技术的不足,本实用新型采用的目的在于提供一种数模转换器,具有降低数字输入时钟噪声,降低总谐波失真与相位失真、提高信噪比和动态范围的特点。
为了实现上述目的,本实用新型采用的技术方案是:一种数模转换器,包括有数字信号处理器1,数字信号处理器1上设有分频计数器11,分频计数器11的输入端连接有输入时钟12与系统时钟19,n倍插值器13的输出端与m分之一抽取14的输入端相连,m分之一抽取器14的输出端与2比1复选器15相连,2比1复选器15还连有输入数据16,输入数据16同时还与n倍插值器13相连接,n倍插值器13、m分之一抽取器14和2比1复选器15均受分频计数器11控制,2比1复选器15的输出端与缓冲区2相连,缓冲区2的填充指示端、时钟输入端与时钟合成3相连,时钟合成3的输入端与系统时钟19相连,缓冲区2的时钟输出端、数据输出端还与乘法器4相连,乘法器4与幅度控制20相连,幅度控制20还控制调制器18,调制器18与场效应管对地开关8相连,幅度控制20受输出幅度17控制,乘法器4的时钟、数据输出端与DAC芯片5的输入端相连,DAC芯片5的输出端与线性相位低通滤波器6的输入端相连,线性相位低通滤波器6的输出端与直流偏置器7的输入端相连,直流偏置器7的输出端与场效应管对地开关8的一端相连,场效应管对地开关8的输出端与线性相位低通滤波器9的输入端相连,线性相位低通滤波器9的输出端与线性相位高通滤波器10相连。
所述的线性相位低通滤波器6可以是贝赛尔低通滤波器。
所述的直流偏置器7可以是偏置电阻。
所述的线性相位低通滤波器9可以是贝赛尔低通滤波器。
所述的线性相位高通滤波器10可以是隔直电容。
所述的DAC芯片5、线性相位低通滤波器6、直流偏置器7、场效应管对地开关8、线性相位低通滤波器9和线性相位高通滤波器10设置在转化与模拟部分21内。
本实用新型的有益效果是:
本实用新型的信号是由时钟合成提供给缓冲区、乘法器后再由幅度控制调整的,与输入时钟无直接关系,所以能降低输入信号抖动对输出的影响;由于增加了由2比1复用器、n倍插值器和m分之一抽取器构成的信号判决与处理系统,幅度控制采用开关控制以及线性相位低通滤波器,所以能降低系统的总谐波失真和相位失真,并提高系统的信噪比和动态范围;本实用新型尽可能的降低数字输入时钟噪声,并且不引入失真与噪音,模拟输出只有很小的相位非线性与频带不均匀,输出幅度可调,且对信号质量损失很小;具有降低数字输入时钟噪声,降低总谐波失真与相位失真、提高信噪比和动态范围的特点。
附图说明
附图为本实用新型的结构示意图。
具体实施方式
下面结合附图对本实用新型的结构原理和工作原理作进一步详细说明。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高博,未经高博许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120185263.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种调音功能型卫星音箱
- 下一篇:一种用于电动车的传动结构