[实用新型]一种阵列式数字通道互连校准接口装置有效
申请号: | 201120237882.5 | 申请日: | 2011-07-07 |
公开(公告)号: | CN202256642U | 公开(公告)日: | 2012-05-30 |
发明(设计)人: | 贺志容;韩红星;刘文捷 | 申请(专利权)人: | 中国船舶重工集团公司第七0九研究所 |
主分类号: | G01R35/00 | 分类号: | G01R35/00 |
代理公司: | 武汉金堂专利事务所 42212 | 代理人: | 胡清堂 |
地址: | 430074 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 阵列 数字 通道 互连 校准 接口 装置 | ||
1.一种阵列式数字通道互连校准接口装置,包括:以印制电路板为主体,该印制电路板通过支架与测试头装配在一起,或直接通过空压吸合的方法与测试头装配在一起,其特征在于:根据数字通道的基本结构,建立基于数字通道pogo pin间的互连阵列,对外在印制电路板上提供统一输入输出端口TP,用以提供负载、外接仪表连接;对测试系统,提供通用型的pogo pin接口,即印制板的底层接触焊盘;在印制板上,形成不同独立分组,将每个分组中的所有数字通道pogo pin对应信号点端接在一起;将不同的分组连在一起,形成对外统一的输入输出端口TP。
2.根据权利要求1所述的阵列式数字通道互连校准接口装置,其特征在于:所述印制电路板上的不同独立分组,与测试系统数字通道的实际模块化分组分布结构对应,形成TP0、TP1……TPN共N个分组,能够根据测试系统实际配置,选择将该分组接入或独立,形成对外统一输入输出端口。
3. 根据权利要求1或2所述的阵列式数字通道互连校准接口装置,其特征在于:所述印制电路板上的互连,将独立分组内的数字通道的pogo pin11、pogo pin12……pogo pin1X共X个对应信号点端接在一起;基于集成电路测试系统数字通道工作时与pogo pin连通,不工作时与pogo pin断开的特点,校准时同一时间只有一个通道的信号到达印制板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国船舶重工集团公司第七0九研究所,未经中国船舶重工集团公司第七0九研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120237882.5/1.html,转载请声明来源钻瓜专利网。