[实用新型]电流源建立时间检测电路有效
申请号: | 201120473906.7 | 申请日: | 2011-11-24 |
公开(公告)号: | CN202471841U | 公开(公告)日: | 2012-10-03 |
发明(设计)人: | 刘扬;牟陟;应峰;何德军;周之栩 | 申请(专利权)人: | 苏州思瑞浦微电子科技有限公司 |
主分类号: | G01R29/02 | 分类号: | G01R29/02;G01R31/00 |
代理公司: | 南京苏科专利代理有限责任公司 32102 | 代理人: | 陈忠辉 |
地址: | 215123 江苏省苏州市工业*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电流 建立 时间 检测 电路 | ||
技术领域
本实用新型涉及一种电流源应用电路,尤其涉及一种用于电源上电至电流源稳定的建立时间检测电路。
背景技术
电流源是普遍应用于各类功能电路中的一种具稳定输出的供源形式,在电源上电阶段电流源需要一段建立时间才能达到稳定。对于严苛应用的芯片而言,这段建立时间的电流不稳定可能导致芯片处于错误工作状态,影响芯片功能。因此,需要检测电路判断电流源的建立时间,避免芯片在这段时间因非正常工作而影响功能的风险。
发明内容
鉴于上述现有技术存在的缺陷,本实用新型的目的是提出一种电流源建立时间检测电路,使芯片实现对其电流源建立过程的监视,保护芯片免处于错误工作状态。
本实用新型目的的技术解决方案为:
电流源建立时间检测电路,其特征在于:所述检测电路主体为由PMOS的电流源P1、P2和NMOS的电流镜N1、N2组成的电流比较器,其中电流源和电流镜对应的共漏端相连,电流镜N1、N2共源接地,电流源P1、P2共栅极接偏置电压,且电流源P2的漏极为感应电位端。
进一步地,所述检测电路在电流源P2并联一路用于提供调节电流IPad、调节感应电位端跳转的电流源Pad,作为调节电流支路。
更进一步地,所述调节电流支路设有动态调节IPad的PMOS管Plim,所述PMOS管Plim与调节电流支路中的Pad相串联。
更进一步地,所所述调节电流支路设有动态调节IPad的PMOS管Plim,所述PMOS管Plim与调节电流支路中的Pad构成源极负反馈结构。
本实用新型技术方案的应用,通过检测感应电位端的低、高电平跳转,可以测量得到电流源在电源上电阶段的建立时间,为芯片正常运作的提供了参考依据及行之有效的保障。
附图说明
图1是本实用新型电流源的连接示意图;
图2a和图2b是该电流源上电阶段的电学特性示意图;
图3是本实用新型电流源建立时间的检测电路基本结构示意图;
图4是本实用新型电流源建立时间检测电路一优选实施例的结构示意图;
图5是本实用新型进一步优化旁路调节电流支路的实施方式一示意图;
图6是本实用新型进一步优化旁路调节电流支路的实施方式二示意图。
具体实施方式
为了更好地保护芯片免于工作在其电流源建立过程中的非稳态输出状态,使其电流源建立时间能够准确地被检测得到。本实用新型创新提出了一种电流源建立时间的检测电路。如图1至图3所示,可见清楚地了解该检测电路的主要技术特征,其主体为由PMOS的电流源P1、P2和NMOS的电流镜N1、N2组成的电流比较器,其中电流源和电流镜对应的共漏端相连,电流镜N1、N2共源接地,电流源P1、P2共栅极接偏置电压,且电流源P2的漏极为感应电位端(图示的SENSE)。
如图1和图2所示,电源刚上电阶段,电流源PMOS管P1和P2处于亚阈值区,这时P1和P2大小相差不大,即IP1≈IP2,直到电源电压高于PMOS阈值电压,P1和P2进入饱和区,电流才以Vbias两次方倍的关系变大,最终稳定至IP1=2×IP2。
如图3所示,在上电阶段,通过一对NMOS电流镜N1和N2进行电流变换,N2电流本应该为IN2=2×IN1=2×IP1,但如果负载为P2,IN2会被IP2限制,进入线性区,此时感应电位端的电压为低电平。当电流基本建立,IP1≈2×IP2,与IN2相近,此时感应电位端的电压将会跳转为高电平,判定电流源建立完成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州思瑞浦微电子科技有限公司,未经苏州思瑞浦微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120473906.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种避雷器远程在线监测装置
- 下一篇:高压架空输变电线路导线拉紧装置