[实用新型]芯片封装结构有效
申请号: | 201120486634.4 | 申请日: | 2011-11-30 |
公开(公告)号: | CN202363457U | 公开(公告)日: | 2012-08-01 |
发明(设计)人: | 彭兰兰 | 申请(专利权)人: | 彭兰兰 |
主分类号: | H01L23/498 | 分类号: | H01L23/498;H01L23/31 |
代理公司: | 广州市红荔专利代理有限公司 44214 | 代理人: | 吴世民 |
地址: | 523000 广东省东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片 封装 结构 | ||
技术领域
本实用新型涉及封装结构,尤其涉及具有多层引脚及可挠性基材层的芯片封装结构。
背景技术
随着半导体技术的进步,先进制程可生产尺寸更小及功能更复杂的芯片,芯片要求更多输入输出电性连接端点,亦即导电结构的引脚数目必须增加。
现有技术中芯片的两侧各设有一排凸块,当芯片要求更多输入输出端点时,仅能借由增加芯片面积,以布局更多输入输出端点,此时,芯片内电路所占面积相较于芯片整体面积的比例即下降,导致生产成本增加。也有提出芯片两侧设置两排凸块,且利用内引脚接合以及打线的封装制程,分别对这些凸块提供导电路径,然而该制程过于复杂,导致实施困难度增加,且打线的封装制程因具有线材和导电层,以及线材与焊垫的接合面,故电阻率较高,不利于导电。
因此,现有技术有待于提高和改善。
发明内容
有鉴于此,本实用新型的目的是提供一种芯片封装结构,使芯片能增加输入输出电性连接端点。
为实现上述目的,本实用新型是通过以下技术手段来实现的:一种芯片封装结构,包括芯片、可挠性基材层和胶体,所述的芯片包括一有源面,及设与该有源面上的多个第一焊垫和多个第二焊垫,所述的多个第一焊垫及多个第二焊垫分别设有多个第一凸块及多个第二凸块;所述的可挠性基材层具有第一表面及一相对的第二表面,还界定一开口;所述的第一表面上设有第一导电层,该第一导电层包括多个第一引脚,该第一引脚通过对应于第一引脚的第一凸台与第一焊垫电性连接,所述的第二表面上设有第二导电层,该第二导电层包含多个第二引脚,该多个第二引脚延伸入所述开口,通过对应于第二引脚的第二凸块与第二焊垫电性连接;所述的胶体,用以密封包覆该些第一凸块与该些第一引脚电性接合部分以及该些第二凸块与该些第二引脚电性结合部分。
与现有技术相比,本实用新型的有益效果是:由于采用上述结构,即具有不同层引脚的芯片封装结构,即可达到电路设计的目的,为芯片的不同功能电路提供导电路径。
附图说明
附图1为本实用新型芯片封装结构结构示意图。
图中各标号分别是:(1)芯片,(2)可挠性基材层,(3)胶体,(4)有源面,(5)第一焊垫,(6)第二焊垫,(7)第一凸块,(8)第二凸块,(9)第一表面,(10)第二表面,(11)开口,(12)第一导电层,(13)第二导电层,(14)第一引脚,(15)第二引脚。
具体实施方式
下面结合附图对本实用新型作进一步的详细说明:
参看图1,本实用新型一种芯片封装结构,包括芯片1、可挠性基材层2和胶体3,所述的芯片1包括一有源面4,及设与该有源面4上的多个第一焊垫5和多个第二焊垫6,所述的多个第一焊垫5及多个第二焊垫6分别设有多个第一凸块7及多个第二凸块8;所述的可挠性基材层2具有第一表面9及一相对的第二表面10,还界定一开口11;所述的第一表面9上设有第一导电层12,该第一导电层12包括多个第一引脚14,该第一引脚14通过对应于第一引脚14的第一凸台7与第一焊垫5电性连接,所述的第二表面10上设有第二导电层13,该第二导电层13包含多个第二引脚15,该多个第二引脚15延伸入所述开口11,通过对应于第二引脚15的第二凸块8与第二焊垫6电性连接;所述的胶体3,用以密封包覆该些第一凸块7与该些第一引脚14电性接合部分以及该些第二凸块8与该些第二引脚15电性结合部分。
以上所述,仅是本实用新型的较佳实施例而已,并非对本实用新型作任何形式上的限制,任何熟悉本专业的技术人员可能利用上述揭示的技术内容加以变更或修饰为等同变化的等效实施例,但是凡未脱离本实用新型技术方案内容,依据本实用新型的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本实用新型技术方案的范围内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于彭兰兰,未经彭兰兰许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120486634.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于微电机的转子
- 下一篇:覆晶封装结构