[发明专利]毛刺减少的多路复用放大器有效
申请号: | 201180043704.1 | 申请日: | 2011-09-13 |
公开(公告)号: | CN103098369A | 公开(公告)日: | 2013-05-08 |
发明(设计)人: | R·F·佩恩 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | H03F3/45 | 分类号: | H03F3/45;H03K17/62;H03M1/12 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 赵蓉民 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 毛刺 减少 多路复用 放大器 | ||
1.一种装置,其包括:
放大器,其具有第一输入端、第二输入端、第一输出端和第二输入端;
第一多路复用器,其耦合到所述放大器的所述第一输入端;
第二多路复用器,其耦合到所述放大器的所述第二输入端;
开关,其耦合在所述放大器的所述第一输出端和所述第二输出端之间;
脉冲发生器,其耦合到所述开关,以便控制所述开关;和
控制器,其耦合到所述第一多路复用器、所述第二多路复用器和所述脉冲发生器,其中所述控制器给所述第一多路复用器和所述第二多路复用器中的每一个提供选择信号,并且其中当切换所述第一多路复用器和所述第二多路复用器时,所述控制器激活所述脉冲发生器。
2.根据权利要求1所述的装置,其中所述脉冲发生器进一步包括:
逻辑电路,所述逻辑电路耦合到所述控制器以便接收所述选择信号,并且所述逻辑电路耦合到所述开关;和
延迟电路,所述延迟电路耦合到所述控制器以便接收所述选择信号,并且所述延迟电路耦合到所述开关。
3.根据权利要求2所述的装置,其中所述逻辑电路进一步包括XOR门。
4.根据权利要求3所述的装置,其中所述放大器进一步包括:
第一晶体管,其具有第一无源电极、第二无源电极和控制电极,其中所述第一晶体管的所述控制电极耦合到所述第一多路复用器;
第二晶体管,其具有第一无源电极、第二无源电极和控制电极,其中所述第二晶体管的所述控制电极耦合到所述第二多路复用器,并且其中所述第二晶体管的所述第一无源电极耦合到所述第一晶体管的所述第一无源电极;
第一电流源,其耦合到所述第一晶体管的所述第二无源电极;
第二电流源,其耦合到所述第二晶体管的所述第二无源电极;
第一偏置晶体管,其耦合在所述第一电流源和所述第一输出端之间;和
第二偏置晶体管,其耦合在所述第二电流源和所述第二输出端之间。
5.根据权利要求4所述的装置,其中所述第一晶体管和所述第二晶体管是NPN晶体管。
6.一种装置,其包括:
数据转换器电路;
第一多路复用器,其耦合到所述数据转换器电路;
第二多路复用器,其耦合到所述数据转换器电路;
放大器,其具有第一输入端、第二输入端、第一输出端和第二输入端,其中所述第一多路复用器耦合到所述放大器的所述第一输入端,并且其中所述第二多路复用器耦合到所述放大器的所述第二输入端;
开关,其耦合在所述放大器的所述第一输出端和所述第二输出端之间;
脉冲发生器,其耦合到所述开关,以便控制所述开关;和
控制器,其耦合到所述第一多路复用器、所述第二多路复用器和脉冲发生器,其中所述控制器给所述第一多路复用器和所述第二多路复用器中的每一个提供选择信号,并且其中当切换所述第一多路复用器和所述第二多路复用器时,所述控制器激活所述脉冲发生器。
7.根据权利要求6所述的装置,其中所述脉冲发生器进一步包括:
逻辑电路,所述逻辑电路耦合到所述控制器以便接收所述选择信号,并且所述逻辑电路耦合到所述开关;和
延迟电路,所述延迟电路耦合到所述控制器以便接收所述选择信号,并且所述延迟电路耦合到所述开关。
8.根据权利要求7所述的装置,其中所述逻辑电路进一步包括XOR门。
9.根据权利要求8所述的装置,其中所述放大器进一步包括:
第一晶体管,其具有第一无源电极、第二无源电极和控制电极,其中所述第一晶体管的所述控制电极耦合到所述第一多路复用器;
第二晶体管,其具有第一无源电极、第二无源电极和控制电极,其中所述第二晶体管的所述控制电极耦合到所述第二多路复用器,并且其中所述第二晶体管的第一无源电极耦合到所述第一晶体管的所述第一无源电极;
第一电流源,其耦合到所述第一晶体管的所述第二无源电极;
第二电流源,其耦合到所述第二晶体管的所述第二无源电极;
第一偏置晶体管,其耦合在所述第一电流源和所述第一输出端之间;和
第二偏置晶体管,其耦合在所述第二电流源和所述第二输出端之间。
10.根据权利要求9所述的装置,其中所述第一晶体管和所述第二晶体管是NPN晶体管。
11.根据权利要求8所述的装置,其中所述数据转换器电路进一步包括:
第一跟踪和保持即T/H电路;
第二T/H电路;
第一模数转换器即ADC,其耦合到所述第一T/H电路;
第二ADC,其耦合到所述第二T/H电路;
第一数模转换器即DAC,其耦合到所述第一ADC;
第二DAC,其耦合到所述第二ADC;
第一加法器,其耦合到所述第一DAC、所述第一T/H电路和所述第一多路复用器,其中所述第一加法器确定所述第一T/H电路的输出和所述第一DAC的输出之间的差;和
第二加法器,其耦合到所述第二DAC、所述第二T/H电路和所述第二多路复用器,其中所述第二加法器确定所述第二T/H电路的输出和所述第二DAC的输出之间的差。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201180043704.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种Ag-S共掺p型ZnO薄膜及其制备方法
- 下一篇:芳纶交易卡