[发明专利]一种视频信号的黑场和静帧监测方法及系统无效
申请号: | 201210032970.0 | 申请日: | 2012-02-14 |
公开(公告)号: | CN102547370A | 公开(公告)日: | 2012-07-04 |
发明(设计)人: | 程鹏;曹智博 | 申请(专利权)人: | 大连捷成实业发展有限公司 |
主分类号: | H04N17/00 | 分类号: | H04N17/00 |
代理公司: | 大连东方专利代理有限责任公司 21212 | 代理人: | 李馨 |
地址: | 116023 辽*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 视频信号 和静 监测 方法 系统 | ||
技术领域
本发明属于视频信号处理技术领域,尤其涉及一种视频信号的黑场和静帧监测方法及系统。
背景技术
黑场和静帧是广播电视播出中常见的两种异态,对黑场和静帧的监测,是电视播出系统发生故障时尽快发现并及时恢复的重要手段,对视频信号的安全播出具有重要意义。
传统的电视节目播出监控主要是依靠值班人员实时监看视频画面,播出异常的判断也主要依靠人,监控人员在长时间正常播出后注意力容易分散,从而无法及时的对播出异常进行预报。
为此,现有技术提供的视频信号的黑场和静帧监测方法是通过FPGA和SDRAM配合的方式来实现的。具体地,FPGA对有效视频进行采集并将相邻两帧的有效视频存储到SDRAM中,然后再从SDRAM中将这两帧的有效视频读出,再对两帧有效视频的每个像素点进行比较,来判断当前图像是否为静帧;将读出的有效视频和一个黑电平门限进行比较,来判断当前图像是否为黑场。
该方法虽可准确、实时的监测视频状态,但其设计复杂,同时由于需要外挂SDRAM存储帧数据,增加了硬件成本,同时在考虑SDRAM线路板布线也需要投入很大精力,极有可能会增加线路板的层数,造成研发成本高、研发周期长的问题。
发明内容
本发明实施例的目的在于提供一种视频信号的黑场和静帧监测方法,以解决现有技术提供的视频信号的黑场和静帧监测方法研发成本高、研发周期长的问题。
本发明实施例是这样实现的,一种视频信号的黑场和静帧监测方法,所述方法包括以下步骤:
FPGA芯片接收当前视频信号并对该视频信号进行解码,得到有效视频信号作为当前帧视频数据,并读取该帧视频数据中每个亮度采样点的亮度值;
按预设亮度区域大小,对当前帧视频数据中每个亮度采样点的亮度值进行累加,得到多个亮度区域,并分别计算每个亮度区域的亮度平均值并存储到FPAG芯片中的一存储区;
FPAG芯片接收下一视频信号并对该下一视频信号进行解码,得到有效视频信号作为下一帧视频数据,并得到下一帧视频数据中多个亮度区域分别的亮度平均值,将下一帧视频数据中多个亮度区域的亮度平均值与存储区中当前帧视频数据中多个亮度区域的亮度平均值,或存储区预存的黑场电平门限值进行比较,从而判断下一帧视频为静帧或黑场。
本发明还提供了一种视频信号的黑场和静帧监测系统,所述系统包括:
数据解析模块,用于接收视频信号并对该视频信号进行解码,得到当前帧视频数据和下一帧视频数据;
亮度值提取模块,用于读取当前帧视频数据中每个亮度采样点的亮度值和下一帧视频数据中每个亮度采样点的亮度值;
区域亮度值累加模块,用于按预设亮度区域大小,对当前帧视频数据中每个亮度采样点的亮度值和下一帧视频数据中每个亮度采样点的亮度值分别进行累加,得到当前帧视频数据的多个亮度区域和下一帧视频数据的多个亮度区域;
计算模块,用于计算当前帧每个亮度区域的亮度平均值和下一帧每个亮度区域的亮度平均值;
存储区,用于存储当前帧每个亮度区域的亮度平均值和黑场电平门限值;
黑场监测模块,用于将下一帧视频数据中多个亮度区域的亮度平均值与所述存储区存储的黑场电平门限值进行比较,从而判断下一帧视频数据为黑场;
静帧监测模块,用于将下一帧视频数据中多个亮度区域的亮度平均值与存储区中当前帧视频数据中多个亮度区域的亮度平均值进行比较,从而判断下一帧视频数据为静帧;
所述数据解析模块、亮度值提取模块、区域亮度值累加模块、计算模块、存储区、黑场监测模块、静帧监测模块均置于一FPGA芯片中。
本发明提供的视频信号的黑场和静帧监测方法利用FPGA采集视频数据,并将视频数据的亮度采样点划分成多个区域,计算每一区域的亮度平均值,利用前后两帧视频数据的亮度值的比较即可完成对静帧的判断,利用下一帧与黑场电平门限值的比较即可完成对黑场的判断,其中的亮度平均值所需的存储空间远小于视频数据的存储空间,因而可以存储在FPGA内部一存储区,从而避免了外挂SDRAM而造成的研发成本高,研发周期长的问题。采用本发明提供的系统,在PCB板制作过程中,由于外部器件少,走线方便,PCB板的层数得以减少,简化了制作工艺且降低了产品的成本,且由于FPGA内部的程序编写和调试得以简化,缩短了产品的研发周期。
附图说明
图1是本发明提供的视频信号的黑场和静帧监测方法的流程图;
图2是本发明提供的视频信号的黑场和静帧监测系统的结构图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大连捷成实业发展有限公司,未经大连捷成实业发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210032970.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:横机的复合针
- 下一篇:一种防爆叉车柴油机双重熄火装置