[发明专利]一种适用于神经元电路的阻变忆阻器的控制方法有效

专利信息
申请号: 201210046710.9 申请日: 2012-02-27
公开(公告)号: CN102543172A 公开(公告)日: 2012-07-04
发明(设计)人: 黄如;杨庚雨;张耀凯;张丽杰;陈诚;潘越;蔡一茂;黄英龙;谭胜虎 申请(专利权)人: 北京大学
主分类号: G11C11/56 分类号: G11C11/56
代理公司: 北京万象新悦知识产权代理事务所(普通合伙) 11360 代理人: 张肖琪
地址: 100871*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 适用于 神经元 电路 阻变忆阻器 控制 方法
【说明书】:

技术领域

发明涉及神经元电路,具体涉及一种适用于神经元电路中用作突触连接的阻变忆阻器的控制方法。

背景技术

在信息社会的不断发展过程中,人们对于大规模以及智能化计算的要求也越来越多。神经计算是一种大规模、并行、可实现智能化的计算模式,以其为基础的智能机器人在未来有着巨大的应用前景。

用来进行神经计算的神经元电路分为两个工作状态:一个是学习态,用于设置突触连接的权重;另一个是计算态,用于进行电路计算。在神经元电路中需要用到大量的突触连接,而且这些突触连接必须具有可变的权重,以及较小的面积以便于大规模集成。对于在神经元电路中用作突触连接的阻变忆阻器件而言,其阻值即为突触的权重值。通过调节重置终点电压,可实现阻变忆阻器的阻值可变,但是这种方法外围电路很复杂。通过调节阻变忆阻器的电流,可以控制阻变忆阻器的阻值的变化,现有的方法主要有控制设置电流和串联金属氧化物半导体MOS晶体管,前者的外围电路复杂度较高,而串联MOS晶体管的方法中由于通过MOS晶体管的反向电流大使其面积不能太小,限制了其大规模集成的能力。此外上述三种方法都不能精确地调节因为阻变忆阻器自身不稳定因素所造成的阻值浮动。因此提供一种能够实现小面积、阻值可变并且可以精确控制阻值浮动的控制方法是非常重要的。

发明内容

针对以上现有技术存在的问题,提出本发明。

本发明的目的在于提供一种适用于神经元电路的阻变忆阻器的控制方法。

本发明的适用于神经元电路的阻变忆阻器的控制方法包括:在神经元电路里,阻变忆阻器的两个端口分别和MOS晶体管的漏端和源端相连,组成并联结构,并分别连接于前神经元和后神经元,MOS晶体管的栅端加上栅电压作为控制端。

阻变忆阻器与MOS晶体管并联,阻变忆阻器会随着MOS晶体管的沟道电阻的阻值具有相应的阻值,在MOS晶体管的栅端加上一定的栅电压,使MOS晶体管的沟道电阻具有一定的阻值,从而通过调节MOS晶体管的栅电压将阻变忆阻器设置到预定阻值。通过控制MOS晶体管的栅电压实现阻变忆阻器的阻值可变。阻变忆阻器可以是面积小且具有多值特性的各种新型存储器件,如阻变存储器或相变存储器等。MOS晶体管可以是NMOSFET,也可以是PMOSFET。阻变存储器的阻值范围为10~109欧姆。

阻变忆阻器可以是单极阻变忆阻器,也可以是双极阻变忆阻器。单极阻变忆阻器的两个端口没有区别,分别连接于MOS晶体管的漏端和源端相连。双极阻变忆阻器的两个端口分别为正端和负端,当正端加上正电压,负端接地时,阻变忆阻器的阻值随着电压的增加而增大;当负端加上正电压,正端接地时,阻变忆阻器的阻值随着电压的增加而减小。如果阻变忆阻器采用双极阻变忆阻器,当阻变忆阻器与NMOS晶体管并联时,阻变忆阻器的正端与NMOS晶体管的漏端相连,负端与NMOS晶体管的源端相连;当阻变忆阻器与PMOS晶体管并联时,阻变忆阻器的正端与PMOS晶体管的源端相连,负端与PMOS晶体管的漏端相连。

MOS晶体管的栅端接栅电压作为控制端,用于在学习态通过栅电压改变MOS晶体管的沟道电阻来使得阻变忆阻器得到相应的阻值,也用于在计算态通过栅电压控制MOS晶体管的沟道电阻从而精确控制阻变忆阻器和MOS晶体管的并联结构的阻值。

神经元电路包括两个工作状态:一个是学习态,用于设置突触连接的权重(在这里是阻变忆阻器的阻值);另一个是计算态,用于进行电路计算,在此工作状态下阻变忆阻器的阻值不变。MOS晶体管的衬底与源端相连,然后接地。在学习态,在MOS晶体管的栅端加上需要的栅电压,漏端接来自前神经元的学习输入信号(可以是直流信号,也可以是交流信号),用于设定阻变忆阻器的阻值,源端通过后神经元接地。当漏端接入的学习输入信号一定时,MOS晶体管加上栅电压,将阻变忆阻器设置到预定阻值。在计算态,如果阻变忆阻器为预定阻值,控制MOS晶体管的栅电压使得MOS晶体管处于关断状态,前神经元、后神经元和阻变忆阻器构成计算电路,计算信号由前神经元经阻变忆阻器输入给后神经元,由后神经元得到输出;如果阻变忆阻器的阻值过大,可以通过在MOS晶体管的栅端加上适当的栅电压,这样并联结构的电阻会随着所加栅电压的大小而降低到适度的值,将并联结构的阻值设置为预定阻值。由此便于快速精确地对并联结构的阻值进行调节。

本发明的优点:

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210046710.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code