[发明专利]包括多电源电压检测的集成电路器件以及相关系统和方法无效
申请号: | 201210055053.4 | 申请日: | 2012-03-05 |
公开(公告)号: | CN102655408A | 公开(公告)日: | 2012-09-05 |
发明(设计)人: | 李丞镐 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邵亚丽 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 包括 电源 电压 检测 集成电路 器件 以及 相关 系统 方法 | ||
1.一种片上系统(SoC),包括:
逻辑电路;
多个输入/输出垫;
多个输入/输出电路,电耦接在该逻辑电路和所述多个输入/输出垫中相应的输入输出垫之间;以及
电压检测电路,耦接到所述多个输入/输出电路,其中,该电压检测电路被配置成:在所述多个输入/输出电路处检测第一电源电压和第二电源电压,其中该第一电源电压和第二电源电压具有不同的接通状态电压电平。
2.如权利要求1所述的SoC,
其中,所述多个输入/输出电路被配置成:响应于电压检测电路检测到第一电源电压处于小于第一阈值的电平和/或第二电源电压处于小于第二阈值的电平中的至少一个,被设置为第一状态,并且
其中,所述多个输入/输出电路被配置成:响应于电压检测器检测到第一电源电压处于大于第一阈值的电平并且检测到第二电源电压处于大于第二阈值的电平,被设置为第二状态,以允许在逻辑电路和相应的输入输出垫之间进行数据通信。
3.如权利要求2所述的SoC,其中,所述多个输入/输出电路被配置成被设置为第一状态包括:所述多个输入/输出电路被配置成:被设置为高阻抗输出状态。
4.如权利要求2所述的SoC,其中,所述多个输入/输出电路被配置成被设置为第一状态包括:所述多个输入/输出电路被配置成:被设置为高阻抗状态,随后设置为相同的低电压输出电平。
5.如权利要求2所述的SoC,其中,所述多个输入/输出电路被配置成被设置为第一状态包括:所述多个输入/输出电路被配置成:被设置为高阻抗状态,随后设置为相同的高电压输出电平。
6.如权利要求2所述的SoC,其中,所述多个输入/输出电路被配置成:通过同时传送来自所述输入/输出电路中的第一输入/输出电路的高逻辑值和来自所述输入/输出电路中的第二输入/输出电路的低逻辑值,来允许数据通信。
7.如权利要求6所述的SoC,其中第二电源电压大于第一电源电压,其中第二阈值大于第一阈值,其中传送高逻辑值包括:通过第一输入/输出电路将第二电源电压耦接到相应的第一输入/输出垫,并且其中传送低逻辑值包括:通过第二输入/输出电路将地电压耦接到相应的第二输入/输出垫。
8.如权利要求2所述的SoC,其中,所述多个输入/输出电路中的每一个包括:上拉晶体管,耦接在相应的输入/输出垫和第二电源电压之间;以及下拉晶体管,耦接在相应的输入/输出垫和地电压之间,其中,将所述多个输入/输出电路设置为第一状态包括:截止所述多个输入/输出电路的上拉晶体管和下拉晶体管,并且其中,允许通信包括:对于所述输入/输出电路中的至少一个,导通上拉晶体管和下拉晶体管之一,同时截止上拉晶体管和下拉晶体管中的另一个。
9.如权利要求8所述的SoC,其中,将多个输入/输出电路设置为第一状态还包括:对于所述输入/输出电路中的每一个,将相应的输入/输出垫耦接到第二电源电压。
10.如权利要求8所述的SoC,其中,将多个输入/输出电路设置为第一状态还包括:对于所述输入/输出电路中的每一个,将相应的输入/输出垫耦接到地电压。
11.如权利要求1所述的SoC,还包括:
半导体集成电路衬底,其中,所述逻辑电路、所述多个输入/输出电路、所述输入/输出垫以及所述电压检测电路被集成在该半导体集成电路衬底上/中,并且其中,所述第一电源电压和第二电源电压是从该半导体集成电路衬底外部接收的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210055053.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种旋启式止回阀
- 下一篇:利用空调四通阀改进的三通阀及热水空调系统和空调器