[发明专利]卫星通信信关站调制器330T与9054信息交互方法无效
申请号: | 201210104642.7 | 申请日: | 2012-04-11 |
公开(公告)号: | CN102662900A | 公开(公告)日: | 2012-09-12 |
发明(设计)人: | 吴伟林;税成侠;孙建中;黄耀;赖艾发 | 申请(专利权)人: | 成都林海电子有限责任公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;H04B7/185 |
代理公司: | 四川力久律师事务所 51221 | 代理人: | 林辉轮;王芸 |
地址: | 611731 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 卫星通信 信关站 调制器 330 9054 信息 交互 方法 | ||
技术领域
本发明涉及卫星移动通信领域,尤其涉及一种实现基于“北斗”卫星移动通信信关站调制器330T与9054信息交互的方法。
背景技术
卫星移动通信信关站是卫星移动通信的重要组成部分,其中调制处理器与桥接芯片是卫星移动通信信关站调制器中的重要组成部分,调制处理器与桥接芯片之间的信息交互关系着卫星移动通信信号传输的可控性和实时性,现有低功耗、大范围的卫星通信技术中没有一种效果较好的调制处理器与桥接芯片之间的信息交互方法,信号传输的可控性和实时性得不到保证。
发明内容
本发明的目的是提供一种实现卫星移动通信信关站调制器330T与9054信息交互的方法,解决卫星移动通信信关站调制器330T与9054之间信息交互效果不好的问题,可实现数据信号的可靠传输,缩短卫星移动通信系统信关调制器的设计周期和调试工作。
为了实现上述发明目的,本发明提供了一种实现卫星移动通信信关站调制器330T与9054信息交互的方法,所述卫星是基于北斗的卫星,所述330T是信关站调制器的信号调制处理器FPGA330T,所述9054为桥接芯片PLX9054;330T与9054之间通过控制信号和数据总线连接,通过PCI总线和CPU总线以六个可编程FIFO的不同连接实现突发并发传输;通过串行EEPROM或PCI主控设备对PLX9054内部的配置寄存器进行设置,以实现FPGA 330T与PLX9054之间的通信。
其中,通过配置EEPROM设置PLX9054作为PCI总线的从设备,使其工作在数据、地址总线非复用模式下。
其中,CPU总线端的读、写时序均为单字读写操作时序。
其中,PLX9054通过配置LHOLD信号有效以申请CPU总线的主控权,在获得CPU总线的主控权后,置ADS信号为低,使得地址总线信号、字节使能信号和读写选择信号进入有效状态;一个时钟周期后,PLX9054停止驱动ADS,地址总线上的地址信号将保持有效直至数据线上的数据有效并保持一个时钟周期,将卫星基带信号的数据传输到FPGA 330T。其中,一个时钟周期后,PLX9054拉低LHOLD,放弃对CPU总线的主控权。
其中,PLX9054与330T之间以成组数据传送方式进行数据传输。
其中, PLX9054由HCS、HDS1和HDS2共同作用产生的内部信号HSTROBE的上升沿和下降沿,直接送入FPGA330T的数据信号和控制信号。
其中,卫星移动通信信关站调制器用HDS1或HDS2中的一个固定接至高电平,另一个用来控制HSTROBE以产生上升沿和下降沿, 可以有效解决卫星移动通信信关站调制器主机与FGGA330T之间的数据同步。
与现有技术相比,本发明具有如下有益效果:
本发明交互方法可保证PLX9054和330T之间的可靠连接,信号传输的可控性和实时性,具有较高的实用价值。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图:
图1为FPGA 330T与PLX 9054的连接示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例,仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参见图1,为卫星移动通信信关站调制器中FPGA330T与PLX9054的连接框图,所述卫星是基于“北斗”的卫星,所述330T是信关站调制器的信号调制处理器FPGA330T,所述9054为桥接芯片PLX9054,PLX9054主要完成主机基站信号与FPGA330T的数据信号实时传输;330T与9054之间通过控制信号和数据总线连接,通过PCI总线和CPU总线以六个可编程FIFO(先入先出队列,First Input First Output)的不同连接实现突发并发传输;通过串行EEPROM(Electrically Erasable Programmable Read-Only Memory,电可擦写可编程只读存储器)或PCI主控设备对PLX9054内部的配置寄存器进行设置,以实现FPFA 330T与PLX9054之间的通信。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都林海电子有限责任公司,未经成都林海电子有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210104642.7/2.html,转载请声明来源钻瓜专利网。