[发明专利]桥接集成电路无效
申请号: | 201210135155.7 | 申请日: | 2012-04-28 |
公开(公告)号: | CN103377607A | 公开(公告)日: | 2013-10-30 |
发明(设计)人: | 黄秋皇 | 申请(专利权)人: | 联咏科技股份有限公司 |
主分类号: | G09G3/00 | 分类号: | G09G3/00;G09G3/36 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 史新宏 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成电路 | ||
1.一种桥接集成电路,适于耦接于至少一待测栅极驱动器及一测试机台之间,包括:
多个第一检测单元,当中每一个依据该至少一待测栅极驱动器当中的一个的多个栅极驱动信号当中的一对应者,判断该对应栅极驱动信号是否满足一第一规格范围,并根据判断结果来产生一第一检测信号;以及
一逻辑单元,耦接至该多个第一检测单元,响应于各这些第一检测单元提供的该第一检测信号产生一测试结果信号,该测试结果信号适于提供给该测试机台。
2.如权利要求1所述的测试接口电路,其中该逻辑运算电路对这些第一检测信号进行一与运算。
3.如权利要求1所述的测试接口电路,其中该第一规格范围由一扫描致能电平所定义,以及各该测试接口模块判断该对应的栅极驱动信号于一致能期间的电平是否实质上高或等于该扫描致能电平,并根据该判断结果以产生该第一检测信号。
4.如权利要求3所述的测试接口电路,其中该第一规格范围还由一扫描失能电平定义,以及各该测试接口模块判断该对应的栅极驱动信号于一失能期间的电平是否实质上低或等于该扫描失能电平,并根据该判断结果以产生该第一检测信号。
5.如权利要求1所述的桥接集成电路,其中该多个第一检测单元当中每一个包括:
一第一比较电路,用以接收并比较该对应的栅极驱动信号的电平与一扫描致能电平,并依据比较结果而提供一第一比较信号;
一第二比较电路,用以接收并比较该对应的栅极驱动信号的电平与一扫描失能电平,并依据比较结果而提供一第二比较信号;
一多工选择器,接收该第一及该第二比较信号,并选择该第一或第二比较信号作为一选择输出信号。
6.如权利要求5所述的桥接集成电路,其中该多工选择器响应于多个控制信号当中的一对应者,而于该对应的栅极驱动信号的一致能期间与一失能期间中,分别输出该第一与第二比较信号作为一选择输出信号,该选择输出信号耦接至该第一检测单元的一检测输出端。
7.如权利要求5所述的桥接集成电路,其中各该多个第一检测单元当中每一个包括还包括一输出缓冲器,耦接于该多工选择器与该检测输出端之间,用以根据该选择输出信号产生该第一检测信号。
8.如权利要求5所述的桥接集成电路,还包括一移位寄存器单元,响应于一起始信号而对一时钟信号执行移位操作,以产生多个控制信号,该多个控制信号分别控制该多个第一检测单元的该多工选择器是输出该第一或第二选择输出信号。
9.如权利要求1所述的桥接集成电路,还包括:
一解码单元,根据一通道选择信号解码产生多个通道致能信号,该多个通道致能信号分别用于使该多个第一检测单元分别致能或失能。
10.如权利要求1所述的桥接集成电路,还包括一第二检测单元,用于接收并判断该至少一待测栅极驱动器当中的一个的一起始脉冲输出信号是否满足一第二规格范围,并依据判断结果而产生一第二检测信号,其中该第二检测信号提供至该逻辑单元,以及该逻辑单元还依据该第二检测信号来产生该测试结果信号。
11.如权利要求10所述的桥接集成电路,其中该第二规格范围由一起始致能电平所定义,以及该第二检测单元判断该起始脉冲输出信号是否在一输出移位期间中实质上高或等于该起始致能电平,并依据判断结果而产生该第二检测信号。
12.如权利要求11所述的桥接集成电路,其中该第二规格范围更由一起始失能电平所定义,以及该输出第二检测单元更判断该起始脉冲输出信号是否在一输出移位期间中实质上低或等于该起始失能电平,并依据判断结果而产生该第二检测信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210135155.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:冷媒加热器
- 下一篇:一种地铁信息的显示方法及装置