[发明专利]时钟切换电路和时钟切换方法无效
申请号: | 201210142508.6 | 申请日: | 2012-05-04 |
公开(公告)号: | CN102778917A | 公开(公告)日: | 2012-11-14 |
发明(设计)人: | 小菅庄司 | 申请(专利权)人: | 索尼公司 |
主分类号: | G06F1/04 | 分类号: | G06F1/04;H03K5/125 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 宋鹤 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 切换 电路 方法 | ||
1.一种时钟切换电路,该时钟切换电路将输入到该时钟切换电路的与第一时钟同步的数据作为与第二时钟同步的输出数据输出,该电路包括:
双端口RAM,该双端口RAM能够相互独立地执行写入和读取;
写入地址控制部件,该写入地址控制部件控制所述双端口RAM的写入地址,其中输入数据被写入所述写入地址;
空白地址检测部件,该空白地址检测部件检测所述写入地址中的没有被写入输入数据的空白地址;以及
读取地址转换部件,该读取地址转换部件将所述双端口RAM的除所述空白地址以外的写入地址转换为读取地址,其中输出数据被从所述读取地址读出。
2.根据权利要求1所述的时钟切换电路,还包括:
相位同步电路,该相位同步电路建立所述写入地址的最高有效位的相位和所述读取地址的最高有效位的相位之间的同步,其中
所述读取地址转换部件对与所述写入地址的最高有效位的相位同步的所述读取地址的最高有效位的相位进行反转。
3.根据权利要求1所述的时钟切换电路,其中,所述第一时钟的频率比所述第二时钟的频率高,并且其中所述第一时钟的频率与所述第二时钟的频率之比是由整数表示的比值。
4.根据权利要求3所述的时钟切换电路,其中,所述读取地址转换部件基于表格来将所述写入地址转换为所述读取地址,其中在该表格上所述空白地址和所述读取地址被根据所述整数比值相关联。
5.一种由时钟切换电路执行的时钟切换方法,其中该时钟切换电路将输入到该时钟切换电路的与第一时钟同步的数据作为与第二时钟同步的输出数据输出,并且该时钟切换电路包括能够相互独立地执行写入和读取的双端口RAM,该方法包括:
控制所述双端口RAM的写入地址,其中输入数据被写入所述写入地址;
检测所述写入地址中的没有被写入输入数据的空白地址;以及
将所述双端口RAM的除所述空白地址以外的写入地址转换为读取地址,其中输出数据被从所述读取地址读出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210142508.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种合成场强用探头支架
- 下一篇:变压变温加速溶蚀的试验仪器