[发明专利]一种基于VPX总线结构的数据处理系统有效
申请号: | 201210149330.8 | 申请日: | 2012-05-15 |
公开(公告)号: | CN102710477A | 公开(公告)日: | 2012-10-03 |
发明(设计)人: | 陈耀武;刘雪松 | 申请(专利权)人: | 浙江大学 |
主分类号: | H04L12/40 | 分类号: | H04L12/40;G06F9/50 |
代理公司: | 杭州天勤知识产权代理有限公司 33224 | 代理人: | 胡红娟 |
地址: | 310027 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 vpx 总线 结构 数据处理系统 | ||
1.一种基于VPX总线结构的数据处理系统,其特征在于,包括:一主控子系统以及通过一数据交换子系统与主控子系统连接的多个数据处理子系统;
所述的主控子系统负责接收待处理数据,对各数据处理子系统的负载进行动态监测,并根据监测结果将待处理数据及对应的任务指令通过数据交换子系统分发给各数据处理子系统,最后汇总数据处理子系统处理后得到的最终数据并输出;
所述的待处理数据包括外部设备提供的原始数据或数据处理子系统处理后返回给主控子系统的中间数据;
所述的数据处理子系统负责通过数据交换子系统接收所述的待处理数据和任务指令,并根据任务指令对待处理数据进行处理,并将处理后得到的中间数据或最终数据通过数据交换子系统提交给主控子系统。
2.根据权利要求1所述的基于VPX总线结构的数据处理系统,其特征在于:
所述的主控子系统和数据处理子系统均包括处理器以及与处理器相连的存储器;数据处理子系统的处理器通过PCI-E交换机连接有多个浮点运算处理器;
所述的数据交换子系统包括处理器以及与处理器相连的存储器和以太网交换机;所述的以太网交换机通过以太网接口与数据处理子系统的处理器和主控子系统的处理器相连。
3.根据权利要求2所述的基于VPX总线结构的数据处理系统,其特征在于:数据处理子系统的处理器和主控子系统的处理器均通过管理接口与数据交换子系统的处理器相连。
4.根据权利要求2所述的基于VPX总线结构的数据处理系统,其特征在于:数据交换子系统的处理器和主控子系统的处理器均连接有PCI-E交换机,主控子系统的PCI-E交换机和数据处理子系统的PCI-E交换机均通过PCI-E接口与数据交换子系统的PCI-E交换机相连。
5.根据权利要求4所述的基于VPX总线结构的数据处理系统,其特征在于:主控子系统的PCI-E交换机和数据处理子系统的PCI-E交换机均连接有FPGA,数据交换子系统的处理器连接有Rapid IO交换机,所述的FPGA通过Rapid IO接口与所述的Rapid IO交换机相连。
6.根据权利要求5所述的基于VPX总线结构的数据处理系统,其特征在于:主控子系统的FPGA具有用户I/O接口。
7.根据权利要求2所述的基于VPX总线结构的数据处理系统,其特征在于:主控子系统的处理器通过1G以太网接口和10G以太网接口接收外部设备提供的原始数据。
8.根据权利要求2所述的基于VPX总线结构的数据处理系统,其特征在于:数据处理子系统的处理器具有外部调试接口。
9.根据权利要求2所述的基于VPX总线结构的数据处理系统,其特征在于:数据处理子系统的处理器和主控子系统的处理器均为多核处理器;数据交换子系统的处理器为PowerPC处理器。
10.根据权利要求2所述的基于VPX总线结构的数据处理系统,其特征在于:所述的存储器由多块DDR3存储芯片构成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210149330.8/1.html,转载请声明来源钻瓜专利网。