[发明专利]像素电路有效
申请号: | 201210162130.6 | 申请日: | 2012-05-21 |
公开(公告)号: | CN102693694A | 公开(公告)日: | 2012-09-26 |
发明(设计)人: | 蔡孟汝;黄郁升;江佳伦;陈彦樵 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 梁挥;祁建国 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 | ||
技术领域
本发明是有关于一种像素电路及其驱动方法,且特别是有关于一种用于显示平面(two-dimension,2D)影像及立体(three-dimension,3D)影像的像素电路及其驱动方法。
背景技术
近年来,随着显示技术的不断进步,使用者对于显示器的显示品质(如影像解析度、色彩饱和度等)的要求也越来越高。除了高影像解析度以及高色彩饱和度之外,对于使用者而言,显示器是否能够显示立体影像亦成为购买上的考量因素之一。然而,由于制造立体影像的技术仍未普及,以致于立体影像的来源并不普遍,亦即大部分的影音来源仍为平面影像。为了使显示器的使用不受影音来源的限制,于是部分业者遂将显示器设计为可切换显示平面影像及立体影像。
在显示技术的改良上,为了解决影像的色偏(color washout)现象,会将显示面板的单一像素分为多个显示区块,藉以补偿不同视角下的色偏现象。另一方面,为了实现立体影像的显示,避免立体影像显示下的像素干扰(cross-talk)问题,在像素的设计上需要选择单一像素中的特定显示区块作为遮蔽区。如此,在进行立体影像显示时,将使得单一像素中可用于解决色偏现象的显示区块数量减少。换言之,无法同时有效解决色偏现象以及立体影像显示的像素干扰问题。
发明内容
本发明提供一种像素电路,其具有耦接单一数据线的多个像素单元,分别决定多个区块的多个显示灰阶,以解决影像的色偏问题。
本发明提出一种像素电路,电性耦接至一数据线、一第一扫描线与一第二扫描线。像素电路包括一第一像素单元、一第二像素单元及一第三像素单元。第一像素单元电性耦接至数据线与第二扫描线,用以决定一第一像素单元的一第一显示灰阶。第二像素单元电性耦接至数据线与第一扫描线,用以决定一第二像素单元的一第二显示灰阶。第三像素单元电性耦接至数据线、第一扫描线与第二扫描线,用以决定一第三像素单元的一第三显示灰阶。
该第一像素单元包括:一第一主动元件;一第一像素电极,电性耦接至该第一主动元件的第一端;以及一第一储存电容,其中,该第一主动元件电性耦接于该数据线与该第一储存电容之间。
该第二像素单元包括:一第二主动元件;一第二像素电极,电性耦接至该第二主动元件的第一端;以及一第二储存电容,其中,该第二主动元件电性耦接于该数据线与该第二储存电容之间。
该第三像素单元包括:一第三主动元件;一第三像素电极,电性耦接至该第三主动元件的第一端;一第三储存电容,其中,该第三主动元件电性耦接于该数据线与该第三储存电容之间;以及一第四主动元件,电性耦接于该第三主动元件的第一端。
该第一扫描线,耦接该第二主动元件的第三端以及该第三主动元件的第三端,用以在一第一时间区段内开启该第二主动元件以及该第三主动元件,该第二扫描线耦接该第一主动元件的第三端以及该第四主动元件的第三端,用以在接续于该第一时间区段的一第二时间区段内开启该第一主动元件以及该第四主动元件,该数据线耦接该第一主动元件的第二端、该第二主动元件的第二端以及该第三主动元件的第二端,用以在该第一时间区段内提供一第一显示位准至该第二像素电极以及该第三像素电极,并且在该第二时间区段内提供一第二显示位准至该第一像素电极。
该第一显示位准小于该第二显示位准,且该第一显示灰阶大于该第二显示灰阶,该第二显示灰阶大于该第三显示灰阶。
该第一显示位准大于该第二显示位准,且该第二显示灰阶大于该第三显示灰阶,该第三显示灰阶大于该第一显示灰阶。
该第二显示位准为零,且该第三显示灰阶为零灰阶。
该第一像素电极位于该像素电路的边缘。
该第二像素电极位于该像素电路的边缘。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1A是本发明的一种实施例的像素电路的结构示意图。
图1B是本发明的一种实施例的像素电路的电路示意图。
图2A是图1B于显示平面影像的驱动信号的时序示意图。
图2B是图1A显示平面影像的的显示示意图。
图3A是图1B于显示立面影像的驱动信号的时序示意图。
图3B是图1A显示立面影像的的显示示意图。
图4是本发明的一种实施例的像素电路的驱动方法的流程图。
附图标记说明
100、100R、100G、100B:像素电路
101:第一像素单元
103:第二像素单元
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210162130.6/2.html,转载请声明来源钻瓜专利网。