[发明专利]SRAM存储单元、形成存储单元的电路及形成方法有效

专利信息
申请号: 201210214726.6 申请日: 2012-06-26
公开(公告)号: CN103514943B 公开(公告)日: 2017-02-22
发明(设计)人: 甘正浩;冯军宏 申请(专利权)人: 中芯国际集成电路制造(上海)有限公司
主分类号: G11C11/413 分类号: G11C11/413;H01L27/11
代理公司: 北京集佳知识产权代理有限公司11227 代理人: 骆苏华
地址: 201203 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: sram 存储 单元 形成 电路 方法
【说明书】:

技术领域

本发明涉及半导体制作领域,尤其涉及一种SRAM存储单元、形成SRAM存储单元的电路及形成方法。

背景技术

静态随机存储器(Static Random Access Memory,SRAM)作为存储器中的一员,具有高速度、低功耗与标准工艺相兼容等优点,广泛应用于PC、个人通信、消费电子产品(智能卡、数码相机、多媒体播放器)等领域。

图1为现有6T结构的SRAM存储器的存储单元的电路结构示意图,所述存储单元包括:第一PMOS晶体管P1、第二PMOS晶体管P2、第一NMOS晶体管N1、第二NMOS晶体管N2、第三NMOS晶体管N3以及第四NMOS晶体管N4。

所述第一PMOS晶体管P1、第二PMOS晶体管P2、第一NMOS晶体管N1、第二NMOS晶体管N2形成双稳态电路,所述双稳态电路形成一个锁存器用于锁存数据信息。所述第一PMOS晶体管P1和第二PMOS晶体管P2为上拉晶体管;所述第一NMOS晶体管N1和第二NMOS晶体管N2为下拉晶体管。第三NMOS晶体管N3和第四NMOS晶体管N4为传输晶体管。

第一PMOS晶体管P1的栅极、第一NMOS晶体管N1的栅极、第二PMOS晶体管P2的漏极、第二NMOS晶体管N2的漏极、第四NMOS晶体管N4的源极电连接,形成第一存储节点11;第二PMOS晶体管P2的栅极、第二NMOS晶体管N2的栅极、第一PMOS晶体管P1的漏极、第一NMOS晶体管N1的漏极、第三NMOS晶体管N3的源极电连接,形成第二存储节点12。

第三NMOS晶体管N3和第四NMOS晶体管N4的栅极与字线WL电连接;第三NMOS晶体管N3的漏极与第一位线BL电连接,第四NMOS晶体管N4的漏极与第二位线(互补位线)BLB电连接;第一PMOS晶体管P1的源极和第二PMOS晶体管P2的源极与电源线Vdd电连接;第一NMOS晶体管N1的源极和第二NMOS晶体管N2的源极与地线Vss电连接。

所述6T结构的SRAM存储器的存储单元的工作原理是:

读操作时,字线WL施加高电平,第三NMOS晶体管N3和第四NMOS晶体管N4导通,第一位线BL和第二位线BLB施加高电平,由于第一存储节点11和第二存储节点12其中一个为低电平,电流从第一位线BL、第二位线BLB流向低电平的第一存储节点11或第二存储节点12,所述第一位线BL或第二位线BLB的电位降低,第一位线BL和第二位线BLB间电位产生电压差,当电压差达到一定值后打开灵敏度放大器(未图示),对电压进行放大,再送到输出电路(未图示),读出数据;

写操作时,字线WL施加高电平,第三NMOS晶体管N3和第四NMOS晶体管N4导通,第一位线BL和第二位线BLB对应的一个施加高电平,一个施加低电平,由于第一存储节点11和第二存储节点12其中一个为高电平,另一个为低电平,当写操作的数据信息与原来存储的数据信息不同时,电流从高电平的第一存储节点11或第二存储节点12流向低电平的第一位线BL或第二位线BLB,使得高电平的第一存储节点11或第二存储节点12的电位降低,另一个低电平的第二存储节点12或第一存储节点11的电位提高,SRAM存储器单元存储新的数据。

但随着CMOS工艺的工艺节点减小,工作电压降低,随机掺杂导致阈值电压变化增大,给SRAM的读取稳定性带来挑战。为了能使SRAM存储器能稳定地工作,需要提高SRAM存储器的读取裕度和写入裕度,因此如何提高SRAM存储器的读取裕度和写入裕度就成为本领域技术人员亟待解决的问题之一。

更多关于SRAM存储器的介绍请参考公开号为US2007/0241411A1的美国专利

发明内容

本发明解决的问题是提供一种高读取裕度的SRAM存储单元、形成SRAM存储单元的电路及形成方法。

为解决上述问题,本发明技术方案提供了一种SRAM存储单元,包括:

第一PMOS晶体管、第二PMOS晶体管、第一NMOS晶体管、第二NMOS晶体管、第一传输晶体管以及第二传输晶体管;

第一PMOS晶体管的栅极、第一NMOS晶体管的栅极、第二PMOS晶体管的漏极、第二NMOS晶体管的漏极、第二传输晶体管的源极电连接,形成第二存储节点;第二PMOS晶体管的栅极、第二NMOS晶体管的栅极、第一PMOS晶体管的漏极、第一NMOS晶体管的漏极、第一传输晶体管的源极电连接,形成第一存储节点;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210214726.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code