[发明专利]一种低功耗且适用于三相电源的欠压脱扣器有效

专利信息
申请号: 201210227665.7 申请日: 2012-07-02
公开(公告)号: CN102768924A 公开(公告)日: 2012-11-07
发明(设计)人: 吴志祥;高波 申请(专利权)人: 常州工学院
主分类号: H01H71/24 分类号: H01H71/24
代理公司: 常州市江海阳光知识产权代理有限公司 32214 代理人: 汤志和
地址: 213011 江苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 功耗 适用于 三相 电源 欠压脱扣器
【说明书】:

技术领域

发明涉及一种低功耗且适用于三相电源的欠压脱扣器。

背景技术

欠压脱扣器是断路器,尤其是框架式断路器的重要元件之一。欠电压脱扣器是在它的端电压降至某一规定范围时,使断路器有延时或无延时断开的一种脱扣器,当电源电压下降(甚至缓慢下降)到额定工作电压的70%至35%范围内,欠电压脱扣器应动作(脱扣器线圈失电,线圈内活动衔铁有复位弹簧顶出—脱扣),欠电压脱扣器在电源电压等于脱扣器额定工作电压的35%时,欠电压脱扣器应能防止断路器闭合;电源电压等于或大于85%欠电压脱扣器的额定工作电压时,在热态条件下,应能保证断路器可靠闭合(脱扣器线圈得电,线圈内活动衔铁有线圈电磁力克服弹簧力吸入并保持一定力矩—“吸合”,为断路器可靠合闸提供条件)。欠压脱扣的本质,是防止断路器下级电器设备工作在欠压状态下电流过大后,电器设备自身发热加重的有效措施。

参考上述原则,现有的欠压脱扣器,多半为单相电源工作方式。三相电路中的一体化的欠压脱扣器,还未见有较为成熟的欠压脱扣器方案与产品出现。

而且现有的欠压脱扣器,电路设计多半较为简单或不完善,在干扰较为严重的场合,尤其是中频使用场合附近的断路器,其中的欠压脱扣器常常受到中频干扰而误动作。或者在船用发电机频率变化的场合,因频率变化导致欠压脱扣器误动作。欠压脱扣器的误动作,造成了断路器的误分闸。

发明内容

本发明要解决的技术问题是提供一种快速启动,低功耗的适用于三相电源的欠压脱扣器。

为解决上述技术问题,本发明提供一种低功耗且适用于三相电源的欠压脱扣器,包括:电磁铁线圈、由所述电磁铁线圈控制的衔铁;整流电路,其输入端与三相电源中的任一线电压相连;降压电路,其输入端与所述整流电路的正输出端相连、其输出端与所述电磁铁线圈的电流输入端相连,用于提供维持衔铁吸合的电压;继电器,其一对常开触点分别与所述整流电路的输出端和所述电磁铁线圈的电流输入端相连;开关电路,所述电磁铁线圈的电流输出端与该开关电路的输入端相连;线电压检测模块,设于所述三相电源的输出端,用于检测至少两组线电压;取样电路,用于检测所述整流电路的输出电压;主控模块,存储有额定电压Ue和强启动的电压值,用于采集所述各线电压检测模块的输出电压以计算出所述三相电源的各线电压有效字,当所述三相电源的各线电压有效值同时达到额定电压Ue的80%,且取样电路的取样电压达到所述强启动的电压值时,先控制所述常开触点闭合,后控制所述开关电路导通,待所述衔铁吸合后,再控制所述常开触点断开;若任一线电压有效值低于额定电压Ue的50%时,则控制所述开关电路断开。

进一步,所述主控模块还用于:根据采集所述各线电压检测模块的输出电压的上升沿或下降沿获得所述三相电源的线电压的频率或周期,以计算出所述三相电源的各线电压有效值。本发明先通过所述主控模块检测线电压检测模块路输出的采样的电压值和周期,以得到外网(即三相电源)的准确的线电压有效值,能更加准确的判断外网的线电压的有效值是否达到额定电压Ue的80%,所以该脱扣器也非常适合运用到不同频率的场合,特别适合频率为20Hz~65Hz的交流电压。所以还能解决第二个技术问题是提供一种抗谐波且适用于多频率三相电源的欠压脱扣器。

进一步,为了更有效的降低所述电磁铁线圈短路时的电流,避免电路烧毁,在所述整流电路的输入端设一降压电容CK,所述降压电容CK的容抗使短路电流更小。

进一步,为了更好的避免电网中的谐波对脱扣器的干扰,在所述整流电路的输入端设一EMC(electromagnetic compatibility)电源滤波器。EMC电源滤波器,又名“电磁兼容性滤波器”,主要用于仪器仪表、自动化控制系统中,用来抑制和消除工业自动化系统现场的强电磁干扰和电火花干扰,勘正现场仪器仪表,保证自动化控制系统的安全可靠运行

进一步,为了使所述电磁线圈获得高压,在所述降压电路输入端设一强启动电容C1,充电电压为输入交流电压的倍(约为电磁铁线圈额定工作电压的3-5倍)。开关电路接通瞬间,储能电容C1上电荷全部通过电磁线圈释放,达到“强启动”吸合之目的。

为了避免外围电网对弱电信号的干扰,所述线电压检测模块,包括:与线电压相连的降压电路,与降压电路输出端相连的光电耦合器,所述光耦电路的输出端与所述主控模块相连。

所述主控模块可以是任何型号的单片机(MCU)、片上系统(SOC)、CPLD、FPGA或ARM及DSP。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于常州工学院,未经常州工学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210227665.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top