[发明专利]时钟数据回复电路及方法无效
申请号: | 201210240396.8 | 申请日: | 2012-07-11 |
公开(公告)号: | CN103546403A | 公开(公告)日: | 2014-01-29 |
发明(设计)人: | 许家豪;江昱兴 | 申请(专利权)人: | 联咏科技股份有限公司 |
主分类号: | H04L25/03 | 分类号: | H04L25/03 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 史新宏 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 数据 回复 电路 方法 | ||
技术领域
本发明是有关于一种时钟数据回复电路及方法。
背景技术
当高速的传输信号经由传输媒介传播时,并不是所有的频率成分都会相同地减弱。一般而言,高频成分会较低频成分衰减得多,因而产生码际干扰(inter-symbol interference,ISI)效应,导致传输信号在理想时间产生抖动(jitter)。传统可采用均衡的方法以较多地推升(boost)高频成分,相较于推升低频成分。然而传统的均衡方法会搭配二元式相位检测器(Bang Bang Phase Detector,BBPD)来判断传输信号的边缘,不适用于现今不搭配二元式相位检测器的均衡器架构。
发明内容
本发明是有关于一种时钟数据回复电路及方法,可解决码际干扰效应的问题。
根据本发明的第一方面,提出一种时钟数据回复电路,包括一均衡器、一多相位时钟产生器、一取样与检查单元、一信号边缘检测单元以及一调整单元。均衡器用以执行一进入数据信号的均衡。多相位时钟产生器用以产生多个时钟信号与至少一对检查信号。取样与检查单元用以依据此些时钟信号取样进入数据信号以得到一序列,并检查序列是否符合一特定型样。信号边缘检测单元用以当序列符合特定型样时,控制取样与检查单元,基于至少此对检查信号,为两两对应检测序列的值的转换处,并得到一检测值。调整单元依据检测值判断序列的值,转换是太早或太晚,并依据判断的结果控制均衡器,以调整进入数据信号的均衡。
根据本发明的第二方面,提出一种时钟数据回复方法,应用于一时钟数据回复电路。时钟数据回复电路包括一均衡器、一多相位时钟产生器、一取样与检查单元、一信号边缘检测单元,以及一调整单元。时钟数据回复方法包括下列步骤。利用均衡器以执行一进入数据信号的均衡。利用多相位时钟产生器以产生多个时钟信号与至少一对检查信号。利用取样与检查单元以依据该些时钟信号取样该进入数据信号以得到一序列,并检查序列是否符合一特定型样。利用信号边缘检测单元以当序列符合特定型样时,控制取样与检查单元,基于至少此对检查信号,两两对应检测序列的值的转换处,以得到一检测值。利用调整单元以依据检测值判断序列的值的转换是太早或太晚,并依据判断的结果控制均衡器以调整进入数据信号的均衡。
为了对本发明的上述及其它方面有更佳的了解,下文特举一实施例,并配合所附图式,作详细说明如下。
附图说明
图1绘示依照一实施例的时钟数据回复电路的方块图。
图2绘示依照一实施例的时钟信号与检查号的波形图。
图3绘示依照一实施例的转换处检测的示意图。
图4A及图4B绘示依照一实施例的码际干扰检测的示意图。
[主要元件标号说明]
100:时钟数据回复电路 110:均衡器
120:多相位时钟产生器 130:取样与检查单元
140:信号边缘检测单元 150:调整单元
152:码际干扰检测单元 154:状态机
具体实施方式
本发明所提出的时钟数据回复电路及方法,利用一多相位时钟产生器产生多个时钟信号与至少一对检查信号以检测一进入数据信号(incoming data signal)的边缘,故可以有效解决码际干扰(inter-symbol interference,ISI)效应的问题。
请参照图1,其绘示依照一实施例的时钟数据回复电路的方块图。时钟数据回复电路100包括一均衡器110、一多相位时钟产生器120、一取样与检查单元130、一信号边缘检测单元140以及一调整单元150。均衡器110执行一进入数据信号的均衡。均衡后的进入数据信号会由一时钟路径(clock path)送至多相位时钟产生器120,使得多相位时钟产生器120产生多个时钟信号,与至少一对检查信号。时钟信号用来取样进入数据信号,而检查信号则会对应到信号边缘。
兹举多相位时钟产生器120产生M个时钟信号与一对检查信号为例做说明,M为正整数。请配合参照图2,其绘示依照一实施例的时钟信号与检查号的波形图。取样与检查单元130依据M个时钟信号CK[0]~CK[M-1]分别取样进入数据信号的数据D[0]~D[M-1]而得到一序列(sequence)。接着,取样与检查单元130检查序列是否符合一特定型样。特定型样例如为长1后出现短0,或是长0后出现短1,亦即1,1,...,1,0,1或0,0,...,0,1,0,但并不限制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210240396.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:多级级联偏振分束的高倍率分离脉冲展宽方法
- 下一篇:一种高压绝缘母线连接结构
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置