[发明专利]一种混合晶面双应变硅基CMOS集成器件及制备方法有效

专利信息
申请号: 201210244169.2 申请日: 2012-07-16
公开(公告)号: CN102751291A 公开(公告)日: 2012-10-24
发明(设计)人: 张鹤鸣;李妤晨;宋建军;胡辉勇;宣荣喜;王斌;王海栋;郝跃 申请(专利权)人: 西安电子科技大学
主分类号: H01L27/12 分类号: H01L27/12;H01L21/84
代理公司: 暂无信息 代理人: 暂无信息
地址: 710065 陕*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 混合 晶面双 应变 cmos 集成 器件 制备 方法
【权利要求书】:

1.一种混合晶面双应变硅基CMOS集成器件,其特征在于,所述器件衬底为SOI材料。

2.根据权利要求1所述的混合晶面双应变硅基CMOS集成器件,其特征在于,NMOS和PMOS器件的晶面不同,其中NMOS的晶面为(100),PMOS的晶面为(110)。

3.根据权利要求1所述的混合晶面双应变硅基CMOS集成器件,其特征在于,NMOS和PMOS的沟道均为应变材料,其中NMOS的导电沟道是张应变Si,PMOS的导电沟道是压应变SiGe。

4.一种权利要求1-3任一项所述混合晶面双应变硅基CMOS集成器件及电路的制备方法,其特征在于,包括如下步骤:

第一步、选取两片Si片,一块是N型掺杂浓度为1~5×1015cm-3的Si(110)衬底片,作为上层基体材料,另一块是P型掺杂浓度为1~5×1015cm-3的Si(100)衬底片,作为下层基体材料,对两片Si片表面进行氧化,氧化层厚度为0.5~1μm,采用化学机械抛光(CMP)工艺对两个氧化层表面进行抛光;

第二步、对上层基体材料中注入氢,并将两片Si片氧化层相对置于超高真空环境中在350~480℃的温度下实现键合;将键合后的Si片温度升高100~200℃,使上层基体材料在注入的氢处断裂,对上层基体材料多余的部分进行剥离,保留100~200nm的Si材料,并在其断裂表面进行化学机械抛光(CMP),形成SOI衬底;

第三步、利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积一层SiO2,光刻NMOS有源区,利用干法刻蚀工艺,在NMOS有源区,刻蚀出深度为1.5~2.5μm的深槽,将中间的氧化层刻透;利用化学汽相淀积(CVD)方法,在600~750℃,在(100)晶面衬底的NMOS有源区上选择性外延生长四层材料:第一层是厚度为200~400nm的P型Si缓冲层,掺杂浓度为1~5×1015cm-3;第二层是厚度为1.3~2.1nm的P型SiGe渐变层,该层底部Ge组分是0%,顶部Ge组分是15~25%,掺杂浓度为1~5×1015cm-3;第三层是Ge组分为15~25%,厚度为200~400nm的P型SiGe层,掺杂浓度为0.5~5×1017cm-3,第四层是厚度为8~20nm的P型应变Si层,掺杂浓度为0.5~5×1017cm-3,作为NMOS的沟道;利用湿法腐蚀,刻蚀掉表面的层SiO2

第四步、利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积一层SiO2,光刻NMOS以外区域,利用化学汽相淀积(CVD)方法,在600~750℃,在PMOS有源区上选择性外延生长三层材料:第一层是厚度为200~400nm的N型Si缓冲层,掺杂浓度为0.5~5×1017cm-3,第二层是厚度为8~20nm的N型SiGe应变层,Ge组分是15~25%,掺杂浓度为0.5~5×1017cm-3,作为PMOS的沟道;第三层是厚度为3~5nm的本征弛豫Si帽层,形成PMOS有源区;利用湿法腐蚀,刻蚀掉表面的层SiO2

第五步、利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积一层SiO2,光刻隔离区,利用干法刻蚀工艺,在隔离区刻蚀出深度为2.5~3.5μm的深槽,利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积一层SiO2和一层SiN,将深槽内表面全部覆盖,最后淀积SiO2将深槽内填满,形成深槽隔离;

第六步、光刻场氧区,利用干法刻蚀工艺,在场氧区刻蚀出深度为0.3~0.5μm的浅槽;再利用化学汽相淀积(CVD)方法,在600~800℃,在浅槽内填充SiO2;最后,用化学机械抛光(CMP)方法,除去多余的氧化层,形成浅槽隔离;

第七步、在300~400℃,在有源区上用原子层化学汽相淀积(ALCVD)的方法淀积HfO2层,厚度为6~10nm,作为NMOS和PMOS的栅介质,再利用化学汽相淀积(CVD)方法,在600~750℃,在栅介质层上淀积一层厚度为100~500nm的本征Poly-SiGe作为栅电极,Ge组分为10~30%;光刻NMOS与PMOS栅介质与栅多晶,形成栅极;

第八步、光刻NMOS有源区,对NMOS有源区进行N型离子注入,形成掺杂浓度为1~5×1018cm-3的N型轻掺杂源漏结构(N-LDD)区域;光刻PMOS有源区,对PMOS有源区进行P型离子注入,形成掺杂浓度为1~5×1018cm-3的P型轻掺杂源漏结构(P-LDD)区域;

第九步、利用化学汽相淀积(CVD)方法,在600~800℃,在整个衬底上淀积一厚度为3~5nm的SiO2层,用干法刻蚀掉这层SiO2,形成NMOS和PMOS栅极侧墙;

第十步、光刻NMOS有源区,在NMOS有源区进行N型离子注入,自对准生成NMOS的源区、漏区和栅极;光刻PMOS有源区,在PMOS有源区进行N型离子注入,自对准生成PMOS的源区、漏区和栅极;

第十一步、在整个衬底上用化学汽相淀积(CVD)方法,在600~800℃,淀积300~500nm厚的SiO2层;光刻出引线窗口,在整个衬底上溅射一层金属钛(Ti),合金,自对准形成金属硅化物,清洗表面多余的金属,形成NMOS与PMOS电极金属接触;溅射金属,光刻引线,构成导电沟道为22~45nm的CMOS集成器件及电路。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210244169.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top